嵌入式技术
(文章来源:OFweek电子工程网)
随着物联网、云计算、人工智能等新兴产业的崛起,嵌入式技术的应用越来越广泛,迎来发展的大好时机。据统计,中国的嵌入式市场规模已超过500多亿元,预计未来三年中国嵌入式软件产业的增长率将高达40%左右。在企业级SSD、家庭网络、无线控制和智能家电等领域中,相关产品对性能、面积、功耗和成本都提出更高要求,嵌入式技术也要随之改进。为了进一步提高嵌入式系统的性能,Synopsys推出适合高性能嵌入式应用使用的新DesignWare ARC HS4x和HS4xD处理器系列。
据Synopsys ARC处理器高级产品营销经理Michael Thompson介绍,“这两个系列包含5个处理器产品:ARC HS44、HS46、HS48、HS45D和HS47D处理器,具有单核、双核和四核配置,实施了双发射超标量架构,最高速度为每个内核6000 DMIPS,提供2倍的性能和独特的高性能控制和高效数字信号处理组合。其中,HS4X产品只执行RISC架构,HS4XD产品执行RISC+DSP架构,增加了150多个优化的DSP指令,向下兼容广泛应用的ARC EMxD内核。”
嵌入式系统越来越复杂,同时要求产品小面积、低能耗、低成本,这使开发者面临巨大的挑战。如何做到不增加时钟频率和内存器访问时间?Michael Thompson指出,“Synopsys从三方面采取措施:第一,增加每个时钟周期指令执行数量,比如将每个时钟周期执行指令条数从一个增加到两个,在并行双事件管道中执行多条指令;增加内存访问时间;支持多核执行等。
第二,为固定或下降的嵌入式应用管理功耗预算,不只依靠芯片性能更关注性能效率,增加功耗管理,减少浪费。第三,更有效地移动数据,32位的处理器支持数据移动64位进行,对处理器配置性能翻倍的DMA。第四,在一个处理器中实现RISC和DSP的高性能组合,软件工具和库无缝支持C/C++编程和调试。”
“双重架构的优势在于,增加功能单元的利用率,增加额外的硬件数量;每个时钟周期可以执行提升到执行两个指令,增加了RISC和DSP两种性能,面积和功耗增加15%;支持指令的并行执行;编译器执行双重架构。” Michael Thompson补充。
全部0条评论
快来发表一下你的评论吧 !