上拉电阻和下拉电阻的主要作用

描述

上拉电阻和下拉电阻的主要作用

1. 提高电压准位

当TTL威廉希尔官方网站 驱动CMOS威廉希尔官方网站 时,如果TTL威廉希尔官方网站 输出的高电平低于CMOS威廉希尔官方网站 的最低高电平,这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值;OC门威廉希尔官方网站 必须加上拉电阻,以提高输出的高电平值。

2. 加大输出引脚的驱动能力

有的单片机引脚上也常使用上拉电阻。

3. N/A引脚(没有连接的引脚)防静电、防干扰

在CMOS芯片上,为了防止静电造成损坏,不用的引脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路。同时引脚悬空就比较容易接收外界的电磁干扰。

4. 电阻匹配

抑制反射波干扰,长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻使电阻匹配,能有效的抑制反射波干扰。

5. 预设空间状态/默认电位

在一些CMOS输入端接上拉或下拉电阻是为了预设默认电位。当不用这些引脚时,这些输入端下拉接低电平或上拉接高电平。I2C等总线上空闲时的状态是由上下拉电阻获得的。

6. 提高芯片输入信号的噪声容限

输入端如果是高阻状态,或高阻抗输入端处于悬空状态,此时需要加上拉或下拉电阻,以免受到随机电平的影响,进而影响威廉希尔官方网站 工作。同样,如果输出端处于被动状态,需要加上拉或下拉电阻,如输出端仅仅是一个三极管的集电极,还可以提高芯片输入信号的噪声容限,增强抗干扰能力。 在BJT晶体三极管的基极端,上拉电阻和下拉电阻也起着至关重要的作用。在三极管的威廉希尔官方网站 应用中,串接在基极上的电阻起限制基极电流的作用,如图1中的R2所示:

CMOS

图1

如图2中的R5所示,上拉电阻使三极管基极的输入电平在默认情况下是高电平输入,当CPU有低电平信号输出时,外围威廉希尔官方网站 响应,下拉电阻使晶体管的基极输入在默认情况下拉到低电平,如图2中的R6所示。

CMOS

图2

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分