收发器
英特尔 Stratix 10 FPGA 和 SoC 引入了创新的异构 3D 系统级封装 (SiP) 收发器,开启了收发器技术的新时代。收发器块使用系统级封装集成技术组合了单片可编程内核架构,以满足几乎所有细分市场日益增长的系统带宽需求。收发器块大幅度增加了 FPGA 的收发器通道数量,而且没有牺牲易用性。
英特尔 Stratix 10 收发器变体表
英特尔 Stratix 10 收发器亮点
特性 | 功能 |
---|---|
芯片至芯片数据速率 |
多种数据速率支持各种业界标准。 英特尔 Stratix 10 设备包含三种通道类型: GX 通道,数据速率高达 17.4 Gbps。 GXT 通道,数据速率高达 28.3 Gbps。 GXE 通道,数据速率高达 57.8 Gbps。 GXP 通道,数据速率高达 16 Gbps。 |
背板支持 | 驱动背板,包括 10GBASE-KR 和 802.3bj 合规性,数据速率高达 58 Gbps,无需外部重新计时器。 |
光模块支持 | SFP+/SFP,XFP, CXP,QSFP/QSFP28,CFP/CFP2/CFP4,QSFP-DD。 |
线缆驱动支持 | SFP+ 直接连接、线缆承载 PCIe、eSATA。 |
传输预加重 | 传输预加重和去加重,可补偿系统通道损耗。 |
自适应连续时间线性均衡 (CTLE) | 自适应线性均衡,补偿系统通道损耗 |
自适应决策反馈均衡 (DFE) | 在出现交叉串扰和噪音的环境中,完全自适应 DFE 可均衡背板通道损耗。 |
可变增益放大器 (VGA) | 宽带放大器,最大限度扩大了输入动态范围。 |
英特尔 FPGA 数字自适应参数调整 | 自动调整所有链路均衡参数(包括 CTLE、DFE 和 VGA 模块)的所有数字自适应引擎提供了最优链路余量,而且不会影响用户逻辑。 |
高精度信号完整性校准引擎 (PreSICE) | 第二代增强校准引擎在上电时可迅速校准所有收发器威廉希尔官方网站 ,实现了最佳信号完整性。 |
ATX 发送锁相环 (PLL) | 具有从 1 Gbps 到 30 Gbps 的连续调整范围的超低抖动 LC(电感电容)发送 PLL,覆盖了多种标准和专有协议。 |
时钟复用 PLL (CMU PLL) | 适用于多速率应用的基于环形振荡器的发送时钟源。 |
分段式 PLL | 片上分段式频率合成器,替代了板上晶体振荡器,并降低了系统成本。 |
数字辅助混合时钟数据恢复 (CDR) | 优异的抖动容限,可快速锁定且具有独立通道 PLL。 |
芯片仪表 — Eye Viewer 和抖动余量工具 | 非置入式、高分辨率眼图监视 (Eye Viewer) 功能,简化了主板开发、调试和诊断 |
硬核 IP | 硬核 PCIe* Gen1,2,3,4 和 Gen4 x 16 支持,10/25/100GE MAC,PCS,RS-FEC 和 KP-FEC。 |
原文标题:开启收发器技术新时代,英特尔®Stratix®10 FPGA亮点全梳理
文章出处:【微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。
责任编辑:haq
全部0条评论
快来发表一下你的评论吧 !