突破性能瓶颈,实现CPU与内存高性能互连

处理器/DSP

892人已加入

描述

以“共建网络世界 共创数字未来”为主题的2022世界互联网大会乌镇峰会在浙江乌镇隆重开幕。***习近平向大会致贺信,深刻阐述了数字化对人类社会带来的机遇和挑战,鲜明表达了中国愿与世界各国携手构建网络空间命运共同体的真诚愿望。

澜起科技董事长兼首席执行官杨崇和博士受邀出席世界互联网大会并发表演讲。他指出,蓬勃发展的数字经济是国家经济、社会发展的重要引擎,而夯实数字经济底座,为数字基础设施提供高性能、高安全、高可靠性的芯片产品,正是澜起科技为之孜孜以求、奋斗多年的事业。

CPU和内存是计算设备中缺一不可的关键组件。近年来,随着以云计算、大数据、移动互联网、人工智能为代表的现代信息技术发展日新月异,推动CPU算力爆炸式增长。高性能计算单元核数不断增加,对内存的容量和带宽需求也在持续上升。然而,内存技术的发展滞后于CPU,系统整体计算性能上的瓶颈由此产生。

为突破这一性能瓶颈,澜起科技在内存与CPU互连领域进行了多方位的探索。杨崇和博士在会上介绍了澜起科技为数据中心与云计算应用提供的内存与CPU互连解决方案:

Memory Buffer——基于“硬线”直接连接(hardwired)的“硬”互连技术

澜起科技的高性能内存接口芯片,可在内存容量扩大的同时,减轻CPU接口的负载,提高单个内存通道的速度和容量密度,改善信号完整性,实现低延迟、高速、大容量的内存接口解决方案,让CPU和内存之间的数据传输更高效。

PCIe Retimer——基于数据包(packet)的“软”互连技术

澜起科技的PCIe Retimer芯片,采用先进的信号调理技术来补偿信道损耗并消除各种抖动源的影响,从而提升信号完整性,增加高速信号的有效传输距离,为CPU和固态硬盘、智能网卡、GPU等IO设备之间提供高性能PCIe互连解决方案。

CXL Memory eXpander——基于数据包的“软”“硬”结合互连技术

澜起科技发布的全球首款CXL内存扩展控制器 (MXC),可为支持CXL协议的CPU或GPU等计算设备提供高带宽、低延迟的高速内存互连解决方案,实现CPU与各计算设备之间的内存共享和池化,从而进一步为计算系统扩展内存容量和带宽。在提升系统性能的同时,显著降低软件堆栈复杂性和数据中心总体拥有成本(TCO)。

杨崇和博士表示,当下,国家高度重视数字经济,强调数字经济事关国家发展大局,提出要加快建设数字中国的发展战略。澜起科技将在内存与CPU互连领域持续深耕,为数字基础设施打破性能瓶颈,推动我国数字经济高质量发展贡献澜起力量!

  审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分