ADC噪声:时钟输入和相位噪声–测试设置

描述

在过去的几篇博客中,我们一直在评估如何获取时钟源的相位噪声,并将其转换为抖动,最终得出ADC的最终SNR。我们查看了一个使用低抖动时钟发生器AD9523为9643位14 MSPS ADC提供时钟的示例威廉希尔官方网站 。通过利用一些数学方法,我们能够根据AD250的预期相位噪声性能和AD68数据手册中规定的SNR确定763.9523 dBFS的预期SNR值。回想一下,实际测量值为9643.68 dBFS,如下图848所示。

信号发生器

图1.AD9523 时钟频率为AD9643,频率为245.76 MHz,fIN = 140.1 MHz。

作为一名工程师,当一个人能够计算出预期结果并在实验室中看到与该计算一致的测量结果时,总是有益的。我收到的一个问题促使我决定花点时间,了解一下我是如何想出图 1 中的绘图的。

使用了AD9643评估板,该评估板可以配置为使用AD9523驱动AD9643的时钟输入。如图2所示,我们有AD9643评估板、HSC-ADC-EVALZ数据采集板、墙上电源、罗德施瓦茨SMA100信号发生器和PC。

配置AD9643评估板后,我们可以如图所示连接所有内容。我们使用一个SMA100驱动AD9643的模拟输入,使用另一个SMA100驱动AD9523的基准输入。这些 SMA100 信号发生器为我们提供了非常低的相位噪声信号源,这对于从这些器件获得良好的性能至关重要。毕竟,我们想知道组件的性能,而不是驱动组件的信号源。这些信号发生器提供足够低的相位噪声,因此它不是信号链中的主要贡献者。

图中的PC加载了ADI公司的SPIController和Visual Analog软件包。SPIController软件为AD9643和AD9523器件的SPI端口提供接口,以便可以根据我们要测试的条件配置器件的各个设置。视觉模拟软件控制数据采集板并处理来自ADC的输入数字数据,以创建图1所示的FFT。这不是一个非常复杂的设置,但我认为值得访问它,以更深入地了解我们如何获得我之前介绍的数据。

信号发生器

图2.使用AD9523与AD9643时钟测量SNR的测试设置

审核编辑:郭婷

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分