Stratix 10 SoC FPGA器件案例(应用、特性、威廉希尔官方网站 图)

可编程逻辑

1366人已加入

描述

Intel公司的Stratix 10 SoC FPGA系列采用14nm三栅极(FinFET)和异构三维封装系统工艺技术,比以前高性能SoC FPGA提供2x核性能和节省多达70%的功耗, 单片核架构多达550万个逻辑单源(LE),多达96个全双工收发器通路,收发器数据速率高达28.3Gbps,嵌入eSRAM (45 Mbit)和M20K (20 kbit)SRAM存储器区块,基于PLL的分数合成和超低抖动LC振荡器,硬PCI Express® Gen3 x16 IP区块,每个收发器通路中有硬10GBASE-KR/40GBASE-KR4 FEC,每个引脚的硬存储器控制器和PHY支持DDR4速率高达2666Mbps,以及硬定点和IEEE 754兼容硬浮点可变精度数字信号处理(DSP)区块,计算功能达10 TFLOPS,主要用在计算和存储,网络,光传输网络,广播和军用雷达和保密通信,医疗诊断扫描和图像,测试测量以及无线5G网络等.本文介绍了Stratix 10 SoC FPGA器件主要特性和创新要点,框图,以及Stratix 10 SoC FPGA开发板主要特性,框图和威廉希尔官方网站 图.

Intel ’s 14-nm Intel Stratix 10 SX SoCs deliver 2x core performance and up to 70% lower power over previous generation high-performance SoCs. Featuring several groundbreaking innovations, including the all new Intel Hyperflex™ core architecture,this device family enables you to meet the demand for ever-increasing bandwidth and processing performance in you most advanced applications, while meeting your power budget.

Featuring several groundbreaking innovations, including the all new HyperFlex™ core architecture, this device family enables you to meet the demand for ever-increasing bandwidth and processing performance in your most advanced applications, while meeting your power budget.

With an embedded hard processor system (HPS) based on a quad-core 64-bit ARM® Cortex®-A53, the Stratix 10 SoC devices deliver power efficient, application-class processing and allow designers to extend hardware virtualization into the FPGA fabric.Stratix 10 SoC devices demonstrate Intel’s commitment to high-performance SoCs and extend Intel’s leadership in programmable devices featuring an ARM-based processor system.

Important innovations in Stratix 10 FPGAs and SoCs include:

• All new HyperFlex core architecture delivering 2X the core performance compared to previous generation high-performance FPGAs
• Industry leading Intel 14-nm Tri-Gate (FinFET) technology
• Heterogeneous 3D System-in-Package (SiP) technology
• Monolithic core fabric with up to 5.5 million logic elements (LEs)
• Up to 96 full duplex transceiver channels on heterogeneous 3D SiP transceiver tiles
• Transceiver data rates up to 28.3 Gbps chip-to-chip/module and backplane
performance
• Embedded eSRAM (45 Mbit) and M20K (20 kbit) internal SRAM memory blocks
• Fractional synthesis and ultra-low jitter LC tank based transmit phase locked loops
(PLLs)
• Hard PCI Express® Gen3 x16 intellectual property (IP) blocks
• Hard 10GBASE-KR/40GBASE-KR4 Forward Error Correction (FEC) in every
transceiver channel
• Hard memory controllers and PHY supporting DDR4 rates up to 2666 Mbps per pin
• Hard fixed-point and IEEE 754 compliant hard floating-point variable precision digital signal processing (DSP) blocks with up to 10 TFLOPS compute performance with a power efficiency of 80 GFLOPS per Watt
• Quad-core 64-bit ARM Cortex-A53 embedded processor running up to 1.5 GHz in
SoC family variants
• Programmable clock tree synthesis for flexible, low power, low skew clock trees
• Dedicated secure device manager (SDM) for:
— Enhanced device configuration and security
— AES-256, SHA-256/384 and ECDSA-256/384 encrypt/decrypt accelerators and
authentication
— Multi-factor authentication
— Physically Unclonable Function (PUF) service and software programmable device configuration capability
• Comprehensive set of advanced power saving features delivering up to 70% lower
power compared to previous generation high-performance FPGAs
• Non-destructive register state readback and writeback, to support ASIC prototyping and other applications

Stratix 10 SoC FPGA应用:

With these capabilities, Stratix 10 FPGAs and SoCs are ideally suited for the most
demanding applications in diverse markets such as:
• Compute and Storage—for custom servers, cloud computing and data center acceleration
• Networking—for Terabit, 400G and multi-100G bridging, aggregation, packet processing and traffic management
• Optical Transport Networks—for OTU4, 2xOTU4, 4xOTU4
• Broadcast—for high-end studio distribution, headend encoding/decoding, edge
quadrature amplitude modulation (QAM)
• Military—for radar, electronic warfare, and secure communications
• Medical—for diagnostic scanners and diagnostic imaging
• Test and Measurement—for protocol and application testers
• Wireless—for next-generation 5G networks
• ASIC Prototyping—for designs that require the largest monolithic FPGA fabric with the highest I/O count

Stratix 10 SoC FPGA器件主要特性:
 

intel


intel


intel


Stratix 10 SoC FPGA器件子系统主要特性:

intel


intel


intel


图1. Stratix 10 SoC FPGA器件框图

Stratix 10 SoC FPGA开发板

The Intel® Stratix® 10 SoC Development Kit offers a quick and simple approach for developing custom ARM* processor-based SoC designs. The Stratix 10 SoCs offer full software compatibility with previous generation SoCs, a broad ecosystem of ARM software and tools, and the enhanced FPGA and digital signal processing (DSP) hardware design flow.

The Intel Stratix 10 SoC development board provides a hardware platform for developing and prototyping low-power, high-performance and logic-intensive designs using Intel Stratix 10 SoC. The board provides a wide range of peripherals and memory interfaces to facilitate the development of Intel Stratix 10 SoC designs.

intel


图2. Stratix 10 SoC FPGA开发板框图
Stratix 10 SoC FPGA开发板包括:

intel


Stratix 10 SoC FPGA开发板主要特性:

intel


intel


intel


intel


图3. Stratix 10 SoC FPGA开发板外形图(正面)

intel


图4. Stratix 10 SoC FPGA开发板外形图(背面)

intel


图5. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(1)

intel


图6. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(2)

intel


图7. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(3)

intel


图8. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(4)

intel


图9. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(5)

intel


图10. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(6)

intel


图11. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(7)

intel


图12. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(8)

intel


图13. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(9)

intel


图14. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(10)

intel


图15. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(11)

intel


图16. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(12)

intel


图17. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(13)

intel


图18. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(14)

intel


图19. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(15)

intel


图20. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(16)

intel


图21. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(17)

intel


图22. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(18)

intel


图23. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(19)

intel


图24. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(20)

intel


图25. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(21)

intel


图26. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(22)

intel


图27. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(23)

intel


图28. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(24)

intel


图29. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(25)

intel


图30. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(26)

intel


图31. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(27)

intel


图32. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(28)

intel


图33. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(29)

intel


图34. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(30)

intel


图35. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(31)

intel


图36. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(32)

intel


图37. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(33)

intel


图38. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(34)

intel


图39. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(35)

intel


图40. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(36)

intel


图41. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(37)

intel


图42. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(38)

intel


图43. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(39)

intel


图44. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(40)

intel


图45. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(41)

intel


图46. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(42)

intel


图47. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(43)

intel


图48. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(44)

intel


图49. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(45)

intel


图50. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(46)

intel


图51. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(47)

intel


图52. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(48)

intel


图53. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(49)

intel


图54. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(50)

intel


图55. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(51)

intel


图56. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(52)

intel


图57. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(53)

intel


图58. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(54)

intel


图59. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(55)

intel


图60. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(56)

intel


图60. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(56)

intel


图61. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(57)

intel


图62. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(58)

intel


图63. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(59)

intel


图64. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(60)

intel


图65. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(61)

intel


图66. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(62)

intel


图67. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(63)

intel


图68. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(64)

intel


图69. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(65)

intel


图70. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(66)

intel


图71. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(67)

intel


图72. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(68)

intel


图73. Stratix 10 SoC FPGA开发板威廉希尔官方网站 图(69)
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分