随着 IC 芯片时钟信号频率的增加、信号边沿的减小,由此带来的信号完整性问题已经越来越凸显。PCB 信号完整性问题主要包括由阻抗不匹配引起的信号过冲、相邻不同网络之间由于各种耦合产生的信号串扰、有损传输线造成的信号边沿退化等问题。信号完整性问题不仅会造成威廉希尔官方网站 功能错误,也会造成各种电磁兼容问题。
在高速 PCB 设计过程中,为了能够使 PCB 一次设计成功的同时又能确保板级辐射发射不超标,板级信号完整性仿真分析已经成为一种重要不可缺少的手段。信号完整性仿真的模型主要有 IBIS 模型、SPICE 模型、VHDL_AMS 模型、 Verilog_AMS 等等。其中 IBIS 模型是 PCB 设计业界中最常用的、最流行的信号完整性仿真模型。板级信号完整性仿真工具有 Mentor Graphics 的 Hyperlynx、 Cadence 公司的 SPECCTRAQuest 等等。下面以 Hyperlynx 为例说明板级信号完整性仿真的方法及具体过程。
Mentor Graphics 的 Hyperlynx 软件可以支持当前较流性的 PCB 设计软件生成的 PCB 文件格式,不仅能和 Mentor 公司自己的 Expedition、PADS、Board Station 等 PCB 设计软件进行无缝链接,还可以和其他 PCB 设计软件,比如 Altium 公司的 Protel(高版本为 designer)、Cadence 公司的 Allegro 软件及株式会社公司的 Zuken 软件通过接口进行链接。一般得到*.HYP 格式文件有两种方法:第一种是利用 PCB 设计软件本身自带的和第三方 EDA 软件的接口(这里是指 PCB 设计软件和 Mentor 公司的 Hyperlynx 软件之间的借口),比如在 Protel 软件中,其 PCB 文件本身就可以导出 Hyperlynx 可以读取的.HYP 格式的文件;第二种是利用 Hyperlynx 软件自带的 PCB 转换工具,将目标 PCB 文件直接转换成仿真所需的.HYP 文件,Hyperlynx8.0 支持转换的 PCB 格式有以下几种: Cadence 公司的*.DSN、*.brd 文件、Accel 公司的*.PCB 文件、以及株式会社的 *.PCF 文件等。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !