高速雷达数据采集系统的设计方法。该系统由FPGA芯片完成各芯片之间的逻辑控制,具有设计灵活、结构简单、实时性高、可靠性高等优点。
目标的识别需要高精度的数据,为了得到这些数据,必须以更高频率对回波进行采集。而用于目标识别的精确数据所使用的采样频率通常需要达到36MHz或更高。
系统采用的开窗采集是在目标检测成功完成的前提下进行的。它利用目标检测的结果,得到目标方位和距离信息,然后在下一次雷达扫描中,在该方位和距离上形成脉宽为1斗8的采集波门,利用这一采集波门控制采样威廉希尔官方网站 模块,完成一次高采样频率、高精度的采集。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !