FPGA|CPLD|ASICwilliam hill官网
直播中

Meng

9年用户 124经验值
擅长:可编程逻辑 测量仪表 嵌入式技术 处理器/DSP 控制/MCU
私信 关注
[问答]

FPGA产生脉冲的上升沿如何才能陡一些?

`如题,倍频达到高工作频率后,采用计数分别记高低电平时间,低电平计数完成就置高,再计数,完成了再置低,这样子产生宽度可调的脉冲由IO输出,这样子的脉冲做不到很抖么?用cyclone4c6的试了一下,倍频200mhz频率输出200ns脉宽,结果上升沿大概40ns了。FPGA有啥方法产生纳秒级宽度可调窄脉冲么
` scope_7.jpg

回帖(3)

陈晨旭

2018-4-23 11:36:08
换用更好的FPGA。
举报

teleagle

2018-5-22 23:55:09
纳秒级窄脉冲,最简单的方法,就是加一个加速电容
举报

teleagle

2018-5-22 23:56:57
尽量减小后级分布电容,电感,PCB引线最短。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分