TIwilliam hill官网
直播中

李培珠

7年用户 217经验值
私信 关注
[问答]

DM8168 4CH 1080p30fps ENC 如何输入,性能如何?

各位好,在DM8168DVR_RDK 《DM816x_DVR_RDK_UseCaseGuide_SD_HD_Encode_Card.pdf》这篇文档中看到DM8168可实现4路1080p30fps编码,但demo是利用TVP5158输入的PAL信号实现的伪1080p,请问如果要实现真正的输入4路1080P,该怎么做?
我前端打算用FPGA,但是还是没有想好如何用8bit的数据线传输1080P信号,需要采用类似多路PAL的行复用模式吗?
还有,DM8168只有3路硬件编码器,如何实现同时压缩4路,性能如何?还没有深入看代码,有经验的朋友请给点儿指导,谢谢!

回帖(8)

吴立节

2018-5-25 05:03:38
Hi , DM8168是可以的。
虽然只有2个VIN口,但是每个VIN口分为A、B各8个bit。换句话说,类似于BT656的传输方式,时钟增加为148.5MHz就可以在8bit上传输1080p30了。
AB两个口是共用一个pixel clock的。这样就具备了4路1080p30的接入能力。
而那3路硬件编码器,其单个编码能力为1080p60以上,所以相当于2个1080p30.   所以8168的编码能力可以按照6路1080p30算。
代码里面可以指定如何分配编码器的资源的。
举报

李培珠

2018-5-25 05:10:20
引用: sunsiyi92 发表于 2018-5-25 05:03
Hi , DM8168是可以的。
虽然只有2个VIN口,但是每个VIN口分为A、B各8个bit。换句话说,类似于BT656的传输方式,时钟增加为148.5MHz就可以在8bit上传输1080p30了。
AB两个口是共用一个pixel clock的。这样就具备了4路1080p30的接入能力。

谢谢回复,基本解答了我的疑问;
您提到“AB两个口是共用一个pixel clock的。这样就具备了4路1080p30的接入能力。”,我感觉AB口应该是用独立的pixel clock吧?
举报

吴立节

2018-5-25 05:22:08
引用: 木木川BB 发表于 2018-5-25 05:10
谢谢回复,基本解答了我的疑问;
您提到“AB两个口是共用一个pixel clock的。这样就具备了4路1080p30的接入能力。”,我感觉AB口应该是用独立的pixel clock吧?

Hi, 
不好意思,  这里表述没有比较清楚。
A/B口是允许分开供给时钟的。你如果用FPGA的话,建议的做法是两路视频公用同一个时钟,分别接到VIN[0]A_CLK,VIN[0]B_CLK上来做。
BR,
Eason
举报

李培珠

2018-5-25 05:27:55
引用: sunsiyi92 发表于 2018-5-25 05:22
Hi, 
不好意思,  这里表述没有比较清楚。
A/B口是允许分开供给时钟的。你如果用FPGA的话,建议的做法是两路视频公用同一个时钟,分别接到VIN[0]A_CLK,VIN[0]B_CLK上来做。

你好,谢谢回复;

请问为什么建议两路视频公用同一时钟呢,有什么好处。两路视频进入FPGA时,应该是两个独立的时钟,如果这么做有好处的话,我可以考虑在FPGA内部统一到同一时钟,但是时钟不同步导致的周期性黑屏问题我还没想好如何处理;如果用同一时钟不是必须的话,我考虑用两个时钟VIN[0]A_CLK,VIN[0]B_CLK独立处理两路视频。请再给出进一步的建议,谢谢!
举报

更多回帖

发帖
×
20
完善资料,
赚取积分