FPGA|CPLD|ASICwilliam hill官网
直播中

董不变

6年用户 4经验值
擅长:电源/新能源
私信 关注
[问答]

FPGA采集250M高频信号问题

使用Cyclone3,或4系列的FPGA的LVDS接口,接AD输出的并行信号,AD的采样频率250M,请问Cyclone3,或4系列的FPGA能否实现,工作频率能否达到,如EP4CE22F17I8或者EP3C25F256I7
已退回1积分

回帖(4)

chenwei6991627

2018-6-15 20:55:01
好像只有100M
举报

2018-6-22 10:54:58
你没说多少位的AD啊,那就不知道传输频率,传输频率只要小于芯片接口的LVDS最高速率就行了,我记得CYCLONE5的好像是800M,没用过3和4的,所以不是特别清楚
举报

CHNlyt

2018-6-24 19:46:55
感谢楼主。。。我也要学习。。
举报

jinyi7016

2018-7-17 10:55:49
只是说ADC的采样率,并没有说数据的吞吐量是多大啊,几位的ADC
举报

更多回帖

发帖
×
20
完善资料,
赚取积分