ADI 技术
登录
直播中
顾天天
7年用户
356经验值
私信
关注
[问答]
锁相环常见Q&A附件pdf
开启该帖子的消息推送
锁相环
ADI公司领先的PLL频率合成器系列包括单通道和双通道PLL、小数N分频和整数N分频PLL,以及内置VCO的高度集成式PLL。它们具有一流的性能、相位噪声和集成度。锁相环选型点击链接了解:
http://www.analog.com/cn/products/clock-and-timing/plls.html
请收下来自ADI专家的诚意之作,最新锁相环常见Q&A!集专家&用户在实际应用中总结所得,相关疑问的都在这里找答案吧~问答涉及
PLL 芯片接口相关问题;
PLL 芯片性能相关问题;
PLL 的调试步骤;
为您的设计选择合适的 PLL 芯片;
......
以下列举部分典型问答供参考,详细全部内容在附件PDF文件中(点击下载,干货满满的哦~),拿走不谢!!
Q:请详细解释一下控制时序,电平及要求
A:ADI 的所有锁相环产品控制接口均为三线串行控制接口。如图 所示。要注意的是:在 ADI 的PLL 产品中,大多数的时序图如图中上面的图所示,该图是错误的,正确的时序图如图中下面的图所示,LE 的上升沿应跟 Clock 的上升沿对齐,而非 Clock 的下降沿。
PLL 频率合成器的串行控制接口(3 Wire Serial Interface)
控制接口由时钟 CLOCK,数据 DATA,加载使能 LE 构成。加载使能 LE 的下降沿提供起始串
行数据的同步。串行数据先移位到 PLL 频率合成器的移位寄存器中,然后在 LE 的上升沿更新
内部相应寄存器。注意到时序图中有两种 LE 的控制方法。
控制接口由时钟 CLOCK,数据 DATA,加载使能 LE 构成。加载使能 LE 的下降沿提供起始串
行数据的同步。串行数据先移位到 PLL 频率合成器的移位寄存器中,然后在 LE 的上升沿更新
内部相应寄存器。注意到时序图中有两种 LE 的控制方法。
SPI 控制接口为 3V/3.3V CMOS 电平。
另外,需要注意的是对 PLL 芯片的寄存器进行写操作时,需要按照一定的次序来写,具体请参
照芯片资料中的描述。特别地,在对 ADF4360 的寄存器进行操作时,注意在写控制寄存器和 N
计数器间要有一定的延时。
控制信号的产生,可以用 MCU,DSP,或者
FPGA
。产生的时钟和数据一定要干净,过冲小。
当用 FPGA 产生时,要避免竞争和冒险现象,防止产生毛刺。如果毛刺无法避免,可以在数据
线和时钟线上并联一个 10~47pF 的电容,来吸收这些毛刺。
Q:PLL 对于 VCO 有什么要求? 如何设计 VCO 输出功率分配器?
A:选择 VCO 时,尽量选择 VCO 的输出频率对应的控制电压在可用调谐电压范围的中点。
选用低控制电压的 VCO 可以简化 PLL 设计。
VCO 的输出通过一个简单的电阻分配网络来完成功率分配。从 VCO 的输出看到电阻网络的阻
抗为 18+(18+50)//(18+50)=52ohm。形成与 VCO 的输出阻抗匹配。下图中 ABC 三点功率关系。B,C 点的功率比 A 点小 6dB。
如图是 ADF4360-7 输出频率在 850MHz~950MHz 时的输出匹配
威廉希尔官方网站
,注意该例是匹配到 50 欧
的负载。如果负载是 75 欧,那么匹配威廉希尔官方网站 无需改动,ADF4360-7 的输出级为电流源,负载值的小变动不会造成很大的影响,但要注意差分输出端的负载需相等。
ADF4360-7 输出匹配威廉希尔官方网站
Q:使用 ADF4158 进行锯齿波扫频工作,但输出只有点频,并不扫频,请问可能是什么原因?
A:可能是以下一些问题造成的输出为点频,而不是扫频。首先请注意 Register0 的 DB31 设置,置1 为 Ramp ON。还有就是 Register3 的【DB11:DB10】,这两个比特是 Ramp 模式的选择。Ramp 共有 4 种基本模式。分别是 Single Ramp Burst,Single Sawtooth Burst,SawtoothRamp 和 Triangular Ramp 模式。
如果选成 Single Ramp Burst 模式的话,在频谱上只有一次变化从 f1 到 f2,在频谱仪可能会看到固定在 f2 上的频率;如果选成 Single Sawtooth Burst 模式的话,在频谱上 f1 变化到 f2,再回到f1,在频谱仪可能会看到固定于 f1 上的频率。
附件
锁相环常见问题解答.pdf1.9 MB
回帖
(15)
孙秀英
2018-8-16 06:13:45
多谢分享!下载学习。
多谢分享!下载学习。
举报
唐行轲
2018-8-16 06:30:27
学习了啊
学习了啊
举报
姜葳
2018-8-16 06:46:02
很有用啊
很有用啊
举报
杨波
2018-8-16 06:53:52
刚刚好 可以学习一下啊
刚刚好 可以学习一下啊
举报
更多回帖
rotate(-90deg);
回复
相关问答
锁相环
请问这两种
锁相环
时序图那个是正确的
2018-08-15
2157
电荷泵
锁相环
威廉希尔官方网站 锁定检测的基本原理,影响
锁相环
数字锁定威廉希尔官方网站 的关键因子是什么?
2021-04-20
2371
锁相环
频率合成器是什么原理?
2021-04-22
2165
分两部分介绍
锁相环
2019-06-21
2046
高频
锁相环
的可测性设计,不看肯定后悔
2021-04-21
1213
基于FPGA的数字三相
锁相环
的基本原理分析
2019-06-27
3846
请问怎样去设计一种软件
锁相环
模型?
2021-04-21
1612
传输线为2~5米产生的附加抖动易引起
锁相环
失锁吗?
2018-09-18
1959
labview虚拟
锁相环
2011-05-17
4444
锁相环
相位噪声与环路带宽的关系是什么
2021-06-07
2129
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分