STM32/STM8技术william hill官网
直播中

王莉

7年用户 302经验值
私信 关注
[问答]

请问画板时STM32的VDDA,VREF引脚怎么处理好呢?

用的100引脚封装的片子,VDDA,AGND,  VREF+,VREF-这几个引脚不知道怎么处理好。

VDD和VDDA一般接个磁珠,那GND和AGND怎么处理好呢?直接相连?在何处相连?

VREF+,如果有基准芯片的话还好说,没有基准芯片的话,我一般是串个几百欧的电阻到VDDA,今天看NUCELO64板的原理图,VDDA和REF+是直连的。

以前看过的介绍,VDDA还是VREF+,对地接10nF的电容。现在看NUCLEO板,都是接0.1uF的电容。

请教下大家一般是怎么处理的?

回帖(9)

龙旭

2018-11-22 09:00:48
学习官方的原理图

可以参数官方评估板的原理图
举报

马龙

2018-11-22 09:10:11
按数据手册说明来就行或者参考官方板卡处理
举报

王玮

2018-11-22 09:22:03
电源引脚附近接0.1u电容,尽量靠近引脚,至于数字地和模拟地嘛,要求不高的话直接短接呗
举报

刘佳

2018-11-22 09:29:10
我都是按照数据手册的推荐用法
举报

张倩

2018-11-22 09:38:51
我是VDDA和REF+连接在一起接到DVCC,对地接的是0.1uf的电容。
举报

折剑青

2018-11-22 09:56:43
接个104到地吧
举报

王莉

2018-11-22 10:11:15
本帖最后由 any012 于 2017-3-24 09:32 编辑

谢谢各位。
查手册,看到了建议是1uF和10nF并起来。
举报

李阳

2018-11-22 10:27:36
使用ADC,DAC或者使用F3系列内部模拟器件的话,VDDA,VREF,VSSA,都需要处理好,滤波是最起码的,然后供电源也要考究,很现实的例子是我师兄的303使用内部比较器VREF没有处理好,直接影响400周相电的采样,影响整个系统的布置。
举报

李咏祥

2018-11-22 10:34:26
接个104到地吧
举报

更多回帖

发帖
×
20
完善资料,
赚取积分