ADI 技术
登录
直播中
石栓成
7年用户
220经验值
私信
关注
[问答]
AD9364 RX LVDS电平幅度只有140-180mv
开启该帖子的消息推送
AD9364
FPGA
各位大侠?
最近调试AD9364, 官方
开发板
,
FPGA
是自己做的SPARTAN 6,LVDS模式,接收数据和时钟都OK,但是示波器测试AD9364 RX LVDS电平单端摆幅只有140-180mv,我的FPGA 开启了片内100欧姆匹配,感觉这个幅度太小了啊,你们的是多少啊?
回帖
(1)
张丽华
2019-1-8 11:34:24
LVDS的发端不需要100欧姆的端接,把它去掉。如果全温范围能保证单端140mV以上,AD9361也能识别。
LVDS的发端不需要100欧姆的端接,把它去掉。如果全温范围能保证单端140mV以上,AD9361也能识别。
举报
更多回帖
rotate(-90deg);
回复
相关问答
AD9364
FPGA
射频收发器
AD9364
发射不能调制
2019-02-28
3608
请问
AD9364
配置为CMOS模式无法正常读到
RX
数据怎么解决?
2018-08-15
2326
AD9364
RF pll不锁定
2019-01-22
2597
ad9364
RX
收数据问题
2018-08-13
1209
ad9364
数据接口收不到
RX
数据 请问是什么原因?
2018-08-08
3384
AD9364
的RXBBF寄存器设置
2018-08-19
1662
AD9364
载波同步可以通过实时控制
AD9364
内部频综改变接收机本振吗?
2018-12-19
1568
请问ad9365的配置寄存器和
AD9364
是否一样?
2018-08-16
3205
请问
AD9364
锁定时间具体是多少?
2018-10-10
1589
请问
ad9364
的最大传输速率是多少
2018-12-20
1912
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分