ADI 技术
直播中

石栓成

7年用户 220经验值
私信 关注
[问答]

AD9364 RX LVDS电平幅度只有140-180mv

各位大侠?
最近调试AD9364,  官方开发板FPGA是自己做的SPARTAN 6,LVDS模式,接收数据和时钟都OK,但是示波器测试AD9364 RX LVDS电平单端摆幅只有140-180mv,我的FPGA 开启了片内100欧姆匹配,感觉这个幅度太小了啊,你们的是多少啊?

回帖(1)

张丽华

2019-1-8 11:34:24
LVDS的发端不需要100欧姆的端接,把它去掉。如果全温范围能保证单端140mV以上,AD9361也能识别。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分