问题一:如果设置P2.0为上拉高电平,通过以下设置
P2DIR &= ~BIT0;
P2REN |= BIT0;
P2OUT |= BIT0;
那么对应引脚驱动电流有多大,是否可以这种方式对外部威廉希尔官方网站
,比如学习板上的加速度传感器或者语音处理模块供电? 问题二:如果对不用的引脚采用一个下拉低电平,和直接一个输入低电平,在两种情况下端口电流和漏电流的情况是怎么样的?如果现在端口配置是按上面程序配置成上拉,然后输入一个高电平,此时的端口电流消耗与直接输入一个高电平(没有上拉电阻)电流消耗有什么区别?