创龙科技
直播中

王淑兰

7年用户 211经验值
私信 关注

请问FPGA采集ADC用uPP发送到C6748如何保证数据与AD通道对应?

[tr]
使用6748F开发板FPGA在采集ADS8568的数据后将数据装入FIFO,使用uPP接口将数据发送到C6748。

怎样保证DSP接收到的数据对应AD的通道?产生错位怎么解决?

例如,我采集了三路ADC,通道1输入为0,DSP接到的数据产生了错位:


本来应该是AD_CH[1]输出0.00,结果数据错位到了AD_CH[2]。

请问应该怎么解决?谢谢
        
        


[/tr]

回帖(3)

张志强

2019-7-31 14:07:11
检查fifo满的标志,fifo初始化需要延时
举报

李远恒

2019-7-31 14:15:55
可以自定义传输协议 接受后进行校验
举报

林沧禄

2019-7-31 14:22:37
FIFO没办法按地址寻位,应该只能满栈后,读取这一大组数据
举报

更多回帖

发帖
×
20
完善资料,
赚取积分