Cypress技术william hill官网
直播中

安喆

7年用户 171经验值
私信 关注
[问答]

如何在PSOC5中构建差分放大器并将其连接到Δ∑ADC上?

嗨,大家好,
如何在PSoC 5中构建增益为10的差分放大器并将其连接到Δ∑ADC上?这意味着模拟信号首先进入增益为10的差分放大器,然后被馈送到Δ∑ADC中。
在数据表中,Delta Sigma ADC具有差分输入选项。最大输入缓冲器增益为8。这是否意味着AA差分放大器前端和最大增益为8?
非常感谢!!

回帖(5)

王琳

2019-8-1 08:19:58
你可以使用一个psoc5内部运放和电阻连接四增益获得您所需的差动放大器。
鲍勃
举报

杨军

2019-8-1 08:26:21
一些思考
1)输入缓冲区是差动的,你可以从它得到一个G=8。
2)输入缓冲区Z相当低,检查数据表,这样您就可以
CMRR的设计计算
3)设计需要以期望的分辨率和精度开始,所以你
可以做一个信号路径分析。如果你的分辨率更高
查看CMRR与G的数据表,建议使用单个
运算放大器与4 RS的差异图。你会有有限的CMRR。思考
关于使用一个芯片,3安培IA,他们是工厂修剪,为T
嗯,可以接近22到24位的性能,
问候,Dana,
举报

杨军

2019-8-1 08:38:40
如果你需要很多材料,我可以发电子邮件给你,把你的地址发给我。
我会向前看。
问候,Dana。
举报

安喆

2019-8-1 08:50:41
谢谢大家!!!!你帮了大忙!我是一个初学者的PSoC但似乎惊人。我有一些基本的了解,有了你的帮助。我的邮件地址是mamengxuan1990@gmail.com。我真的如果你能给我更多的参考欣赏。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分