完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我是这个william hill官网
的新手。
在此先感谢您的帮助。 在我的设计中,SPARTAN6(XC6SLX25)是SPI从器件。 Master和Slave SPI都在同一块板上。 SPI master是基于u控制器的芯片。 他们有共同点。 当SPARTAN6复位时,输入SPI时钟和MOSI信号如预期。 通过示波器观察SPI信号。 当只在FPGA上配置SPI模块时,SPI时钟和MOSI信号仍然如预期的那样。 当更多模块添加到从SPI模块以处理FPGA模块中FPGA模块接收的数据时,来自主SPI的SPI时钟和MOSI信号失真。 我检查了电源,在SPI转换期间,没有发生电源电压降或接地反弹。 当FPGA配置为SPI从器件时,主SPI的SPI时钟和MOSI信号失真的原因是什么? 谢谢, |
|
相关推荐
7个回答
|
|
|
|
|
|
|
|
|
|
嗨丹,
1.您的SPI时钟速度是多少? -30MHz 2.端口的两端运行的电压是多少? SPI Master是3.3V逻辑。 在FPGA方面; 我没有在约束文件中分配任何逻辑级别。 但相应的IO Bank(2)电压(VCCO_2)设置为3.3V。 |
|
|
|
|
|
|
|
|
|
|
|
嗨@ hpoetzl,
谢谢你的建议。 在我的FPGA代码中,SPI时钟被定义为输入。 在约束文件中,它被分配给正确的引脚。 有没有其他方法可以查看/检查apin是否已正确配置为输入? 有关SCLK引脚的一点,我必须在配置完成后使用FPGA主SPI配置时钟(CCLK)引脚,因为我想从另一个SPI PROM配置FPGA。 在第56-57页的UG380(配置用户指南)中,Xilinx建议在CCLKline上使用终端威廉希尔官方网站 。 这是一个100欧姆的分压器,用于50欧姆匹配。 我认为1.8V偏置与这个匹配威廉希尔官方网站 有关,但我不确定。 配置完成后,现在我想将此行和引脚用于我的应用程序的FPGA从代码的SCLK输入 配置后,此特殊引脚(CCLK)是否可能在输出条件下卡住? 此致 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2448 浏览 7 评论
2846 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2310 浏览 9 评论
3391 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2486 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1794浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
624浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
486浏览 1评论
2037浏览 0评论
763浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-14 01:57 , Processed in 1.256353 second(s), Total 59, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (威廉希尔官方网站 图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号