不幸的是,你的问题没有明确的答案。逻辑单元由一个查找表和一个触发器组成。一个带有清除功能的flip = flop在ASIC世界中值得大约6或7个门。查找表
可以用来作为一个逆变器(只有1个门),或者它可以实现一个复杂的功能,如奇偶校验器,其中(极端)情况下它将超过20个门(在ASIC术语中).LUT也可能形成一个
64位RAM,这意味着64个锁存器加上地址解码器,总共超过100个门,或者它可以用作32位移位寄存器(每个寄存器位4个门),相当于128个门。我们还规范化了
逻辑单元计数,通过为每个6输入LUT和触发器分配1.6个逻辑单元的等价...你看,你的简单问题有一个非常复杂的答案,我们真的想回避这个问题。盖茨计数是一个ASIC
公制,逻辑单元是FPGA指标,这两种方法只在其世界中有意义。没有转换表.Peter Alfke,Xilinx Applicat
离子
Peter Alfke Xilinx San Jose应用工程总监
不幸的是,你的问题没有明确的答案。逻辑单元由一个查找表和一个触发器组成。一个带有清除功能的flip = flop在ASIC世界中值得大约6或7个门。查找表
可以用来作为一个逆变器(只有1个门),或者它可以实现一个复杂的功能,如奇偶校验器,其中(极端)情况下它将超过20个门(在ASIC术语中).LUT也可能形成一个
64位RAM,这意味着64个锁存器加上地址解码器,总共超过100个门,或者它可以用作32位移位寄存器(每个寄存器位4个门),相当于128个门。我们还规范化了
逻辑单元计数,通过为每个6输入LUT和触发器分配1.6个逻辑单元的等价...你看,你的简单问题有一个非常复杂的答案,我们真的想回避这个问题。盖茨计数是一个ASIC
公制,逻辑单元是FPGA指标,这两种方法只在其世界中有意义。没有转换表.Peter Alfke,Xilinx Applicat
离子
Peter Alfke Xilinx San Jose应用工程总监
举报