如果你看一下表1-7,它显示2.5V CMOS的Vcco最小为2.3伏。
然后
Vcco - 0.4V为1.9V。
如果您可以将Vcco电源调整到高于2.5V但低于2.5V
2.625V(相当紧凑的范围),那么你将保证2.1V Voh。
在另一
为不需要驱动IO的最大额定电流的信号提供信号
标准,Voh应该比Vcco更接近指定,几乎到了
加载几微安时的Vcco导轨。
我想你的DAC会
在网上呈现出大部分容性负载,因此Voh是否超过Vcco - 0.4V
主要取决于您在时钟之前给出输出的建立时间
边缘。
HTH,
的Gabor
- Gabor
在原帖中查看解决方案
如果你看一下表1-7,它显示2.5V CMOS的Vcco最小为2.3伏。
然后
Vcco - 0.4V为1.9V。
如果您可以将Vcco电源调整到高于2.5V但低于2.5V
2.625V(相当紧凑的范围),那么你将保证2.1V Voh。
在另一
为不需要驱动IO的最大额定电流的信号提供信号
标准,Voh应该比Vcco更接近指定,几乎到了
加载几微安时的Vcco导轨。
我想你的DAC会
在网上呈现出大部分容性负载,因此Voh是否超过Vcco - 0.4V
主要取决于您在时钟之前给出输出的建立时间
边缘。
HTH,
的Gabor
- Gabor
在原帖中查看解决方案
举报