赛灵思
直播中

宋艳艳

7年用户 201经验值
私信 关注
[问答]

如何使用V5 DCM生成低速时钟

需要生成一个低速单端时钟来测试非常慢的serdes通道(长篇故事为什么它如此低和单端)。
我试图在低频模式下使用V5 DCM接受2.5MHz的输入时钟并产生15MHz-17.5MHz。
当我使用GUI核心生成器并选择最大范围性能模式时,我只能为输入时钟选择至少19MHz。
这是我的时钟源
板输入时钟为32MHz和120MHz。
所以我计划将32MHz分频为12以获得2.666MHz(我的移位时钟),或者将120MHz分频到7.5MHz,然后用计数器进一步划分7.5MHz以获得2.5MHz。
我想将这个2.666MHz发送到DCM并乘以6得到16MHz。
这可能吗?
我是否必须手动配置DCM?

回帖(2)

孙琪

2020-6-15 16:39:12
那么反馈会不会有问题?
我的时钟不会相位对齐然后呢?
举报

李想

2020-6-15 16:46:04
如UG190中的时钟管理部分所述:
DCM包含一个延迟锁定环(DLL),通过相对于输入时钟调整DCM的输出时钟来消除时钟分配延迟。
不幸的是,对于您需要的频率,您无法使用DLL输出时钟。
未连接CLKFB引脚时,DCM时钟输出不会偏斜至CLKIN。
但是,保留了所有输出时钟之间的相对相位关系。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分