嵌入式学习小组
登录
直播中
陈自萤
7年用户
154经验值
私信
关注
请问fpga晶振50Mhz电压幅值多少?
开启该帖子的消息推送
FPGA
FPGA
晶振50Mhz电压幅值多少
回帖
(3)
康伟
2020-8-6 11:08:46
云汉达人
一般来说,晶振的电压幅值要满足芯片的要求,一般ttl来说,0-0.8v为低电平,2.0v以上为高电平,肯定是要满足这个电平要求的,对于fpga和mcu来说,低电平要低于芯片要求的最高电平,高电平要大于芯片要求的最低电平
云汉达人
一般来说,晶振的电压幅值要满足芯片的要求,一般ttl来说,0-0.8v为低电平,2.0v以上为高电平,肯定是要满足这个电平要求的,对于fpga和mcu来说,低电平要低于芯片要求的最高电平,高电平要大于芯片要求的最低电平
举报
李林
2020-8-6 11:18:24
邀请回答
您的晶振是無源嗎? 最好使用有源的
一來不用隨時調整電路
二來精準度也較好
可參考以下電路和說明
以上供參考
邀请回答
您的晶振是無源嗎? 最好使用有源的
一來不用隨時調整電路
二來精準度也較好
可參考以下電路和說明
以上供參考
举报
卢灏
2020-8-6 11:32:20
要看具体的型号,如果你用的是Quartus ii的话,可以在管脚配置界面查询到
,CY4的一般是2.5V,如下图
要看具体的型号,如果你用的是Quartus ii的话,可以在管脚配置界面查询到
,CY4的一般是2.5V,如下图
举报
更多回帖
rotate(-90deg);
回复
相关问答
FPGA
求助,
晶
振
能否改为
50MHz
?
2023-09-15
170
FPGA
外接
50MHZ
的
晶
振
运行时刷新频率是多少呢?
2023-04-10
2834
求
FPGA
CYCLONE IV E系列板上
晶
振
的使用
2014-11-24
8582
求
FPGA
CYCLONE IV E系列板上
晶
振
的使用
2014-11-24
2287
请问
自带
晶
振
的ad芯片与
fpga
通信的时钟设计该注意些什么?
2019-05-08
1221
100
MHZ
的有源
晶
振
用
50
M带宽的示波器
2013-03-29
2420
请问
AD9912输出
电压
峰峰约有400mV正常吗?
2018-12-07
1606
100
MHZ
的有源
晶
振
用
50
M带宽的示波器
2013-03-29
6387
求CycloneIV内置PLL和Spartan 6内置DCM的jitter
值
.
2014-02-11
3832
LAN8720的
晶
振
波形
幅
值
变化大是为什么?如何减少网口的丢包率?
2018-06-01
8130
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分