这个电阻有两个作用
第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不匹配,串上一个电阻后,可改善匹配情况,以减少反射,避免振荡等。
严格来讲,当高速威廉希尔官方网站
中,信号在传输介质上的传输时间大于信号上升沿或者下降沿的1/4时,该传输介质就需要阻抗匹配。一般当PCB走线的长度大于其传输信号的波长的1/10时,我们就需要考虑阻抗匹配。(在高频高速威廉希尔官方网站
时,信号线应用传输线理论去解释,一般低频低速威廉希尔官方网站
,不在适用)。
比如,100MHz以上的高速数字威廉希尔官方网站
就可以考虑阻抗匹配了主要是基于阻抗匹配方面的考虑,以达到时序统一,延迟时间,走线电容等不会超过范围!原因在于LAYOUT时可能走线方面不是很匹配!
另外,高速信号线串的小电阻,LAYOUT时应该把它放在CPU端还是放在信号的终端好些呢 ?
一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL威廉希尔官方网站
输出电阻大概为13欧姆左右,在源端串一个33欧姆的电子,13 33=46大致和50相当,这样就可以抑制从终端反射回来的信号再次反射。在信号接收终端并一个小电阻,没有公式的理论:若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的收入电阻设计得小。。
这个电阻有两个作用
第一是阻抗匹配。因为信号源的阻抗很低,跟信号线之间阻抗不匹配,串上一个电阻后,可改善匹配情况,以减少反射,避免振荡等。
严格来讲,当高速威廉希尔官方网站
中,信号在传输介质上的传输时间大于信号上升沿或者下降沿的1/4时,该传输介质就需要阻抗匹配。一般当PCB走线的长度大于其传输信号的波长的1/10时,我们就需要考虑阻抗匹配。(在高频高速威廉希尔官方网站
时,信号线应用传输线理论去解释,一般低频低速威廉希尔官方网站
,不在适用)。
比如,100MHz以上的高速数字威廉希尔官方网站
就可以考虑阻抗匹配了主要是基于阻抗匹配方面的考虑,以达到时序统一,延迟时间,走线电容等不会超过范围!原因在于LAYOUT时可能走线方面不是很匹配!
另外,高速信号线串的小电阻,LAYOUT时应该把它放在CPU端还是放在信号的终端好些呢 ?
一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL威廉希尔官方网站
输出电阻大概为13欧姆左右,在源端串一个33欧姆的电子,13 33=46大致和50相当,这样就可以抑制从终端反射回来的信号再次反射。在信号接收终端并一个小电阻,没有公式的理论:若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的收入电阻设计得小。。
举报