我叫 Ted,我正在开发一个基于 Zephyr 的应用程序以在 LPC55S69 上运行。该应用程序实际上是一对固件项目,此时它们通过 LPC55S69 的处理器间邮箱 (IPM) 功能相互协调。然而,我很难找到描述 LPC55S69 的两个内核如何访问芯片上的静态 RAM 和闪存资源的应用说明或技术规范。NXP 是否提供此类应用说明?我在哪里可以找到这个?
我用各种搜索短语搜索了
william hill官网
,例如“双关心内存仲裁”和“AHB 内存仲裁”、“共享内存访问”等。我还在 developer.arm.com 上搜索了有关高级硬件总线 (AHB) 规范的文档,特别是总线仲裁器。我还没有找到描述LPC55S69中是否有以及提供什么类型的内存访问规则的文件。我特别需要了解两个内核是否能够在同一时钟周期内访问同一内存位置。似乎不太可能,但我仍然需要确认是否存在资源共享仲裁。这将使我能够继续我正在采用的双核应用程序设计工作路径。