威廉希尔官方网站 设计william hill官网
直播中

李勇俊

7年用户 1489经验值
私信 关注
[问答]

使用AD9783时遇到的杂散问题如何解决?

时钟:125M晶振给FPGA,FPGA分出120MHz给时钟buffer,时钟buffer将120M分发给AD9783作为参考时钟
FPGA发出的3M基带数据经DAC转换后输出波形如图,3M信号两边每隔3KHz存在杂散,无法通过降低信号功率,改变时钟数据相位来改善

更改参考时钟为60MHz,杂散间隔变为15K
更改参考时钟为20MHz是,杂散消失
请问各位大神这个问题应该怎么考虑,谢谢

另外当去掉DAC输出辅助之后用示波器测试波形如下,这种现象是信号发生反射了吗?

更多回帖

发帖
×
20
完善资料,
赚取积分