FPGA|CPLD|ASICwilliam hill官网
直播中

kandy286

12年用户 63经验值
擅长:测量仪表 嵌入式技术 控制/MCU EDA/IC设计 RF/无线
私信 关注
[问答]

基于FPGA的DDS怎么控制幅值?

本帖最后由 kandy286 于 2013-11-8 00:33 编辑

刚学FPGA,用FPGA+DAC设计的DDS,已实现调频,调相功能。可是调幅该怎么控制呢?有种方案是改变DAC的参考电压实现幅度的调节功能。另外一种方案是在ROM表的输出,用乘法器除法器来运算,不知道该怎么运算。请大家多多指教。

回帖(6)

z00

2014-4-16 17:03:51
采用双DDS结构。主DDS生成载波,从DDS生成调制波。

调制波与载波经加法器和乘法器运算后实现调幅;调制波叠加主DDS的FTW可实现调频。调制波叠加主DDS的相位还可以实现调相。

举报

z00

2014-4-16 17:04:46
可以参考一下代码:
基于fpga的dds可调幅 调频(1HZ-20M)调相,输出正弦波,方波,锯齿波,三角波:
http://download.csdn.net/detail/zhimeng9011/4424158
举报

youzizhile

2014-4-16 19:49:40
楼主可以参考这两个文件看下,乘法器实现就是把ROM的输出和乘法因子相乘,实现调幅功能。http://www.altera.com.cn/education/univ/local/events/articles/aug08_1.pdf 基于FPGA的双路可移相任意波形发生器
http://xuebao.xaut.edu.cn/13411.pdf 基于 FPGA的 DDS多信号发生器的设计与实现
举报

camp

2014-4-20 09:14:29
一般不会改变DAC的Vref的,这不利于DAC芯片的工作, 调幅一般情况是DDS输出的乘法因子决定的。
举报

马平

2015-7-29 10:25:58
·········································
举报

马平

2015-7-29 10:26:54
···································
举报

更多回帖

发帖
×
20
完善资料,
赚取积分