高手问答第6期——PCB设计
活动时间:8月4日-8月11日
|
Q:在用这个软件布线时,其他电脑都可以在进行布线时只高亮显示需要布局的那个飞线,但是我的电脑上在布线时其他一些元器件的还是高亮显示,请问李工知道怎么解决这个问题吗,真的表示非常感谢!!!我是刚学习这个软件布线,希望李工能给我回复哦。。指引也可以 。
A:你用的是哪个软件?cadence ? pads ? ad ?
Q: 一键或多建控制程序!!
//作者;【周平DIY 开发】
//时间;2014年、5月;15日。
#include
***it OUT1 = P2 ^ 1;
***it k1 = p3 ^ 2;
***it k3 = p3 ^ 3;
void delay(unsigned int i); //声明延时函数
void delay(unsigned int i)
{
unsigned char j;
for(i; i > 0; i--)
for(j = 155; j > 0; j--);
}
main()
{
求高手解答; 我想要加两个控制按键进来不知怎么样实现它!!!
最终的效果就是;当两个按键没有任何动作时,单片机就默认执行【第二段程序】。当按下按键K1时就执行【第一段程序】,松开后回到默认的程序 , 循环执行默认的程序。 当按下k3时执行【第三段程序】,松开回到默认的程序,循环执行默认的程序。 如能帮忙解答,小弟在此跪谢啦!!!
这是第一段【 OUT1 = 0 ; delay(1500); // 延时 超低频阶段!!!
OUT1 = 1 ; delay(1500); // 】
这是第二段,默认段也是初始段【 OUT1 = 0 ; delay(200); // 延时 中频阶段!!!
OUT1 = 1 ; delay(500); // 延时 】
第三段 【 OUT1 = 0 ; delay(120); // 延时 高频阶段!!!
OUT1 = 1 ; delay(350); // 延时
OUT1 = 1 ; delay(2500); // 延时 主频! }】
或者是大神给下指导
A:用if 检测按键电平,用while(k1==1) 来循环第段程序
Q:pcb在高速设计中,如何解决信号的完整性问题?
A:一两句讲不清楚 http://baike.baidu.com/view/3067056.htm?fr=aladdin
Q:@lotusp 我要给运放加正负双电源,我该怎么加?是加焊盘吗?还有我
的走线是不是有问题?谢谢了 |
A:加上三个插座~
Q:@lotusp 我安装的AD09破解几次都破解不了,老是提示没有有效的许可证,怎么办啊?求大神提供许可证,或是指点指点。小弟先谢谢了。A:链接:http://pan.baidu.com/s/1bniuC5x 密码:1vo7 试试这个~
Q:如何合理布局。。我现在画一块板子不知从何下手!
A:根据网络,合理走线,
Q:请问一下在电气检查的是为啥接地处一直是错的?
A:看一下引脚属性,output 对应ipput ,power 对应power
Q:元件跑到图纸界外:没有在元件库图表纸中心创建元件
A:画元件库的时候,参考点选择的可能远了,
Q:大神大神求解答,对于只有一个输出端的时钟信号线,如何实现差分布线?
A:这让我怎么回答你呢~~~一个输出时钟~~去看看差分信号定义~~普通信号也算差分,参考是地~
Q:PCB布线如何消除磁通线
A: ●多层板具有正确的多层设置(stackup assignment)和阻抗控制。
●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。
●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。
●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。
●藉由降低射频驱动电压(来自频率产生威廉希尔官方网站
,例如:TTL/CMOS),来降低走在线的射频电流。
●降低接地噪声电压,此电压存在于供电和接地平面结构中。
●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)威廉希尔官方网站
必须充足。
●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。
●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。
●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。
●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。
检视上面所列的项目,可以知道,磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有:
●在威廉希尔官方网站
和I/O缆线之间,有共模和差模(differential mode)电流存在。
●接地回路会产生一个磁场结构。
●组件会辐射。
●阻抗不匹配。
去买本电磁兼容的书好好学习一下,一两句说不清楚,
Q:请教高手,做了一款柔性PCB,用于传输图象时钟、数据信号(80M信号),线间距10mil,线宽10mil,两端用FPC插座连接,在常温下图象正常,但在高温60度下,图象出现噪点,后退回到50度,噪点消失,在这里请问各位,这是什么情况?我自己的意见是可能是由于线间分布电容发生了变化导致图象信号异常,在这里问下温度变化时,是否柔性PCB的介电常数会随温度变化而变化?还有就是膨胀系数是怎样?还有无其他原因?请各位帮忙分析
A:柔性PCB的介电常数 !
Q:您好,我现在步好了一块威廉希尔官方网站
,然后想并列组成三路,有什么好方法@lotusp@lotusp
A:威廉希尔官方网站
的功能,板子的形状~~~
Q:请问在PCB中怎么区分信号线和电源线? 难道说所有IC的管脚除了VCC和GND都属于信号线么???为什么信号线可以非常的细,可以达到0.2mm,这么细的线不会被烧掉么??难道从电源通到IC中的电流非常非常的小么??为什么地线比电源线要粗些呢?在我的理解中电源线和地线应该是一样粗的呀。然后,IC的GND和VCC管脚的线宽也要和地线和电源线一样粗么??求解不胜感激
A:0.2mm 是7.84mil ,一般情况下,芯片的信号靠的是电平,也就是说里面的电流不大,走线的宽度及铺铜的厚度与电流有关,信号线里面需要不了那么大电流,所以可以走细线,电源呢,这个是根据芯片最大工作电流得出的,电源提供每个信号的驱动电流,所以比信号线宽,电源地也是一样,在威廉希尔官方网站
板中,有阻抗,阻抗和线宽、板厚,板材有关,板厚、板材现在是固定了,增加地的面积能降低阻抗,让电流通过最低阻抗,如果说通过地的阻抗大于通过空气的阻抗,那信号就愿意通过空气传播了,这就影响其它信号了~去图书馆看书吧,EMC EMI 信号完整性~~
Q:我将protell99se画的板子转成ALTIUM design9.0后,PCB板中内电分割层怎么看不到了?
A:去板层那个选项中看一下,还在么,负片,可能显示的不清楚~
Q:@lotusp 在用这个软件布线时,其他电脑都可以在进行布线时只高亮显示需要布局的那个飞线,但是我的电脑上在布线时其他一些元器件的还是高亮显示,请问李工知道怎么解决这个问题吗,真的表示非常感谢!!!我是刚学习这个软件布线,希望李工能给我回复哦。。指引也可以
A:option 都勾上,然后去把高亮去了~然后再走线~ 有时候会无意中触发一些设置,就高亮了
Q:学习下 ,这个软件貌似不错
A:pcb layout 软件好多,先从ad 上手,pads cadence eagle 等~~~
Q:用ad画板,怎么查找漏掉没画的线。因为有时候飞线可能很短,不容易发现。会漏掉。有什么好方法检查吗?
A:DRC检测啊!!!!!!!!!!工具里面
高手问答第6期——PCB设计
活动时间:8月4日-8月11日
|
Q:在用这个软件布线时,其他电脑都可以在进行布线时只高亮显示需要布局的那个飞线,但是我的电脑上在布线时其他一些元器件的还是高亮显示,请问李工知道怎么解决这个问题吗,真的表示非常感谢!!!我是刚学习这个软件布线,希望李工能给我回复哦。。指引也可以 。
A:你用的是哪个软件?cadence ? pads ? ad ?
Q: 一键或多建控制程序!!
//作者;【周平DIY 开发】
//时间;2014年、5月;15日。
#include
***it OUT1 = P2 ^ 1;
***it k1 = p3 ^ 2;
***it k3 = p3 ^ 3;
void delay(unsigned int i); //声明延时函数
void delay(unsigned int i)
{
unsigned char j;
for(i; i > 0; i--)
for(j = 155; j > 0; j--);
}
main()
{
求高手解答; 我想要加两个控制按键进来不知怎么样实现它!!!
最终的效果就是;当两个按键没有任何动作时,单片机就默认执行【第二段程序】。当按下按键K1时就执行【第一段程序】,松开后回到默认的程序 , 循环执行默认的程序。 当按下k3时执行【第三段程序】,松开回到默认的程序,循环执行默认的程序。 如能帮忙解答,小弟在此跪谢啦!!!
这是第一段【 OUT1 = 0 ; delay(1500); // 延时 超低频阶段!!!
OUT1 = 1 ; delay(1500); // 】
这是第二段,默认段也是初始段【 OUT1 = 0 ; delay(200); // 延时 中频阶段!!!
OUT1 = 1 ; delay(500); // 延时 】
第三段 【 OUT1 = 0 ; delay(120); // 延时 高频阶段!!!
OUT1 = 1 ; delay(350); // 延时
OUT1 = 1 ; delay(2500); // 延时 主频! }】
或者是大神给下指导
A:用if 检测按键电平,用while(k1==1) 来循环第段程序
Q:pcb在高速设计中,如何解决信号的完整性问题?
A:一两句讲不清楚 http://baike.baidu.com/view/3067056.htm?fr=aladdin
Q:@lotusp 我要给运放加正负双电源,我该怎么加?是加焊盘吗?还有我
的走线是不是有问题?谢谢了 |
A:加上三个插座~
Q:@lotusp 我安装的AD09破解几次都破解不了,老是提示没有有效的许可证,怎么办啊?求大神提供许可证,或是指点指点。小弟先谢谢了。A:链接:http://pan.baidu.com/s/1bniuC5x 密码:1vo7 试试这个~
Q:如何合理布局。。我现在画一块板子不知从何下手!
A:根据网络,合理走线,
Q:请问一下在电气检查的是为啥接地处一直是错的?
A:看一下引脚属性,output 对应ipput ,power 对应power
Q:元件跑到图纸界外:没有在元件库图表纸中心创建元件
A:画元件库的时候,参考点选择的可能远了,
Q:大神大神求解答,对于只有一个输出端的时钟信号线,如何实现差分布线?
A:这让我怎么回答你呢~~~一个输出时钟~~去看看差分信号定义~~普通信号也算差分,参考是地~
Q:PCB布线如何消除磁通线
A: ●多层板具有正确的多层设置(stackup assignment)和阻抗控制。
●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。
●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。
●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。
●藉由降低射频驱动电压(来自频率产生威廉希尔官方网站
,例如:TTL/CMOS),来降低走在线的射频电流。
●降低接地噪声电压,此电压存在于供电和接地平面结构中。
●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)威廉希尔官方网站
必须充足。
●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。
●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。
●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。
●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。
检视上面所列的项目,可以知道,磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有:
●在威廉希尔官方网站
和I/O缆线之间,有共模和差模(differential mode)电流存在。
●接地回路会产生一个磁场结构。
●组件会辐射。
●阻抗不匹配。
去买本电磁兼容的书好好学习一下,一两句说不清楚,
Q:请教高手,做了一款柔性PCB,用于传输图象时钟、数据信号(80M信号),线间距10mil,线宽10mil,两端用FPC插座连接,在常温下图象正常,但在高温60度下,图象出现噪点,后退回到50度,噪点消失,在这里请问各位,这是什么情况?我自己的意见是可能是由于线间分布电容发生了变化导致图象信号异常,在这里问下温度变化时,是否柔性PCB的介电常数会随温度变化而变化?还有就是膨胀系数是怎样?还有无其他原因?请各位帮忙分析
A:柔性PCB的介电常数 !
Q:您好,我现在步好了一块威廉希尔官方网站
,然后想并列组成三路,有什么好方法@lotusp@lotusp
A:威廉希尔官方网站
的功能,板子的形状~~~
Q:请问在PCB中怎么区分信号线和电源线? 难道说所有IC的管脚除了VCC和GND都属于信号线么???为什么信号线可以非常的细,可以达到0.2mm,这么细的线不会被烧掉么??难道从电源通到IC中的电流非常非常的小么??为什么地线比电源线要粗些呢?在我的理解中电源线和地线应该是一样粗的呀。然后,IC的GND和VCC管脚的线宽也要和地线和电源线一样粗么??求解不胜感激
A:0.2mm 是7.84mil ,一般情况下,芯片的信号靠的是电平,也就是说里面的电流不大,走线的宽度及铺铜的厚度与电流有关,信号线里面需要不了那么大电流,所以可以走细线,电源呢,这个是根据芯片最大工作电流得出的,电源提供每个信号的驱动电流,所以比信号线宽,电源地也是一样,在威廉希尔官方网站
板中,有阻抗,阻抗和线宽、板厚,板材有关,板厚、板材现在是固定了,增加地的面积能降低阻抗,让电流通过最低阻抗,如果说通过地的阻抗大于通过空气的阻抗,那信号就愿意通过空气传播了,这就影响其它信号了~去图书馆看书吧,EMC EMI 信号完整性~~
Q:我将protell99se画的板子转成ALTIUM design9.0后,PCB板中内电分割层怎么看不到了?
A:去板层那个选项中看一下,还在么,负片,可能显示的不清楚~
Q:@lotusp 在用这个软件布线时,其他电脑都可以在进行布线时只高亮显示需要布局的那个飞线,但是我的电脑上在布线时其他一些元器件的还是高亮显示,请问李工知道怎么解决这个问题吗,真的表示非常感谢!!!我是刚学习这个软件布线,希望李工能给我回复哦。。指引也可以
A:option 都勾上,然后去把高亮去了~然后再走线~ 有时候会无意中触发一些设置,就高亮了
Q:学习下 ,这个软件貌似不错
A:pcb layout 软件好多,先从ad 上手,pads cadence eagle 等~~~
Q:用ad画板,怎么查找漏掉没画的线。因为有时候飞线可能很短,不容易发现。会漏掉。有什么好方法检查吗?
A:DRC检测啊!!!!!!!!!!工具里面
举报