目前我们使用AD9520-3作为AD9467的时钟,采用外时钟10MHz作为9520 ref2的单端输入。
我们发现,当10MHz 为500mV VPP输入时,我们的采集信号在中心点有鼓包,当10MHz我们衰减到150mV VPP时,中心点鼓包会更大。
问题:9520 差分输入配置未单端输入时,其最小输入摆幅是多少。前端是否可以加芯片,去识别更小摆幅的信号,能帮忙推荐一下么。
2018-8-8 07:47:52
您好,时钟类的问题请在咱们英文william hill官网
发帖提问。
Welcome | EngineerZone
您好,时钟类的问题请在咱们英文william hill官网
发帖提问。
Welcome | EngineerZone
举报