威廉希尔官方网站 设计william hill官网
登录
直播中
张勇
7年用户
1488经验值
私信
关注
[问答]
AD7768用fpga无法将reset拉高,悬空时也是低电平的原因?
开启该帖子的消息推送
AD7768
低电平
我在使用AD7768的时候,使用的是引脚控制模式,其中reset引脚只有皮在接3.3
电源
时候,dclk和drdy波形才正常,用
FPGA
无法将reset拉高,悬空时候也是低电平的,想问一下是怎么回事。问一下有AD7768读取数据的verilog代码么,我的代码始终读不对数据,通道号也是错的。
更多回帖
rotate(-90deg);
回复
相关问答
AD7768
低电平
请教关于
AD7768
的
reset
引脚和程序读取问题
2018-07-24
4638
用
FPGA
控制
AD7768
进行数据采集输出dout7-0不对
2019-01-23
5747
将
FPGA
和
AD7768
端口链接后,每次上电
AD7768
都会发烫 ,请问是什么
原因
?
2018-08-06
5555
fpga
接收
ad7768
采集到的数据老是饱和怎么解决?
2023-12-05
388
AD7768
的DCLK线的高
低电平
达不到数据手册上的要求的如何解决?
2024-03-06
2057
AD7768
的输出对应输入信号有多少延时呢?
2024-06-04
2438
用
FPGA
控制
AD7768
进行数据采集,输出dout7-0不对怎么解决?
2023-12-11
429
用
AD7768
做数据采集,每次上电AD都会发烫是怎么回事?
2023-12-11
234
请教关于
AD7768
芯片的START引脚使用问题
2018-08-07
5592
请教关于
AD7768
使用外部晶振的问题
2018-08-03
4234
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分