模拟技术
直播中

jf_78501661

1年用户 3经验值
擅长:可编程逻辑 模拟技术 控制/MCU
私信 关注
[问答]

A9680采集低频信号时 发生204B链路断开的问题

在使用AD9680采样过程中,采样率1Gbps,204B为4lane,每个Lnae的速率为10gbps,使用外部模拟源进行正弦波输入,发现:

1、在50K~200M的正弦波输入下,通过FPGA(K7)采集到的波形十分完美,204B链路稳定
2、当输入正弦波频率降低到50K时,开始会有解码错误
3、当输入正弦波频率降到30K及以下时,204B链路就会断开

测过AD9680的设备时钟和sysref,设备时钟为1Gbps,sysref为3.125M,频率很稳定

请问各位还有什么好的思路提供?

已退回3积分

回帖(1)

李燕

2024-4-9 15:04:02
首先,您可以考虑以下几个方面来解决这个问题:

1. 确保外部模拟源的输出信号质量良好,尽量减小幅度波动和噪声。您可以检查模拟源的电源、地线连接以及信号线的质量。

2. 检查AD9680芯片的供电和模拟输入引脚连接是否正常。确保供电电压和电流足够稳定,并且模拟输入信号没有被干扰。

3. 检查204B链路的布线和连接是否正确。确保各个信号线的长度和阻抗匹配,并且信号线没有被干扰。

4. 对于频率较低的信号(低于50K),可能需要考虑增加系统的带宽,如改变FPGA的时钟频率,增加系统的采样率或者尝试使用更高速的链路传输。

5. 检查FPGA的配置和控制代码,确保配置和接口设置正确,没有漏洞或者错误。

如果您经过以上步骤仍然无法解决问题,建议联系AD9680芯片的技术支持团队或者设备供应商,咨询他们的意见和帮助。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分