搜索内容
登录
Vivado
19人关注
Vivado设计套件,是FPGA厂商赛灵思公司2012年发布的集成设计环境。包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。
...展开
599
文章
169
视频
934
帖子
66699
阅读
关注标签,获取最新内容
全部
技术
资讯
资料
帖子
视频
166
05:01
09_A按键消抖模块设计与验证 - 第4节
充八万
164
05:01
09_A按键消抖模块设计与验证 - 第3节 #硬声创作季
充八万
167
05:01
09_A按键消抖模块设计与验证 - 第2节 #硬声创作季
充八万
174
05:01
09_A按键消抖模块设计与验证 - 第1节 #硬声创作季
充八万
150
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第11节
充八万
156
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第10节
充八万
195
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第7节
充八万
162
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第6节
充八万
190
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第4节
充八万
162
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第3节
充八万
165
05:01
08 ex_6调用Quartus II 的ipcore,使用matlab生成Rom初始化文件; - 第2节
充八万
200
05:01
08 104 基于Xilinx BUFGCE原语的门控时钟设计 - 第4节
充八万
184
05:01
08 104 基于Xilinx BUFGCE原语的门控时钟设计 - 第3节
充八万
186
05:01
08 104 基于Xilinx BUFGCE原语的门控时钟设计 - 第2节 #硬声创作季
充八万
152
05:01
08 104 基于Xilinx BUFGCE原语的门控时钟设计 - 第1节
充八万
195
05:01
08 8.第一个工程编译 引脚分配 下载与固化 - 第4节 #硬声创作季
充八万
198
05:01
08 8.第一个工程编译 引脚分配 下载与固化 - 第3节
充八万
160
05:01
08 8.第一个工程编译 引脚分配 下载与固化 - 第2节
充八万
191
05:01
08 8.第一个工程编译 引脚分配 下载与固化 - 第1节
充八万
190
05:01
08 08_状态机设计实例 - 第12节
充八万
上一页
4
/
9
下一页
相关推荐
更多 >
电池
Littelfuse
充电桩
e络盟
Arrow
博世
智能眼镜
Vivado
Silicon Labs
科大讯飞
全志
×
20
完善资料,
赚取积分