Cadence FSP:FPGA-PCB系统化协同设计工具介绍

EDA/IC设计

1065人已加入

描述

  电子发烧友网核心提示:Cadence FPGA System Planner(FSP)是一款完整性高的FPGA-PCB系统化协同设计工具。此次主要为大家介绍FPGA System Planner的基本情况,详见原文

  在较新的FPGA设计中几乎有超过千个可编程的I/O引脚,若再包含多个FPGA时,工程师就会遇到初期规划I/O引脚,并配合后期layout placement时该如何最佳化的瓶颈及困难。Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O引脚规划,并可透过FSP做系统化的设计规划,同时整合logic、schematic、PCB同步规划单个或多个FPGA pin的最佳化及layout placement,借由整合式的界面以减少重复在design及PCB Layout的测试及修正的过程及沟通时间,甚至透过最佳化的pin mapping、placement后可节省更多的走线空间或叠构,FSP不仅能加快产品上市时间,还能够节省设计成本。

  FPGA
图1 完整性高的FPGA-PCB系统化协同设计工具

  Specifying Design Intent

  在FSP整合工具内可直接由零件库选取要摆放的零件,而这些零件可直接使用PCB内的包装,预先让我们同步规划FPGA设计及在PCB的placement。

 FPGA 

  在设计方面,客户可直接定义FPGA及其他零件的连线关系,节省在其他工具设计再转入Schematic、PCB的时间,以目前常应用的DDR2、DDR3、PCI Express设计,皆可透过FSP产生FPGA和memory DIMM或多个FPGA间的连线关系。

  FPGA

  FPGA Device Rules

  FSP的library内包含FPGA models,明定了FPGA vendor 提供的pin脚位的位置及电气特性。

 FPGA 

  而这些FPGA models可确保设计时会依照FPGA vendor所定义的I/O bank来使用,有了这些定义可以更方便地在此系统中将群组和群组或功能相同的pin做最优化。

  Tight Integration With Cadence Design Creation

  FSP可自动产生相对应的DE-CIS、DE-HDL线路图及零件,客户也可自订或一句FPGA的bank自动切割symbol的大小。

  FPGA

  更多精彩内容,见【详情

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分