0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用matlab产生待滤波信号并编写testbench进行仿真分析

Hx 来源:CSDN技术社区 作者:DengFengLai123 2021-04-27 18:18 次阅读

本讲使用matlab产生待滤波信号,并编写testbench进行仿真分析,在Vivado中调用FIR滤波器的IP核进行滤波测试,下一讲使用两个DDS产生待滤波的信号,第五讲或第六讲开始编写verilog代码设计FIR滤波器,不再调用IP核。

本例使用上一讲的FIR滤波器IP核工程。

matlab与FPGA数字滤波器设计(2)——Vivado调用IP核设计FIR滤波器

matlab与FPGA数字滤波器设计(1)——通过matlab的fdatool工具箱设计FIR数字滤波器

100063647-127709-tu_1.png

1. 新建仿真文件

(1) Simulation Sources -》 sim_1 -》右键 Add Sources;

(2) Add or Create Simulation Sources,新建仿真文件 fir_ip_tb;

100063647-127710-tu_2.png

2. 编写testbench

(1) 例化加入的IP核,其中:

输入时钟引脚为 clk,设置为32MHz(此处暂时还未设定频率);

输入数据引脚为data_in,位宽16-bit,表示待滤波数据;

输出数据引脚为data_out,位宽40-bit,表示滤波后的数据;

输出数据有效信号引脚data_out_valid,位宽1-bit,输出状态,为高电平时表示输出的data_out有效;

输入数据准备好信号引脚data_in_ready,位宽1-bit,输出状态,为高电平时表示准备好接收输入数据;

输入有效信号S_AXIS_DATA_0_tvalid,为1时表示输入信号有效,为0时即使有输入信号data_in到 fir 的 ip 核 ,ip 核也不做处理,此处直接让其恒为1,输入数据恒有效;

总结,需要给ip核输入的数据目前只有两个,一个是时钟,一个是待滤波数据。

100063647-127711-tu_3.png

(2) 产生32MHz时钟信号;

初始 initial 时设置时钟信号clk为低电平0,always 表示一直执行,#16表示每隔16 ns(单位是在仿真文件开头自动有定义ns)时钟取反一次,即每隔 16ns 时钟 0/1间隔变化,相当于32ns一个时钟周期,约等于32MHz;

100063647-127712-tu_4.png

3. 产生待滤波数据data_in

(1) 编写matlab程序,产生两个信号0.5MHz和5MHz,采样频率32MHz,采样5个周期,进行16-bit量化,并把量化后的数据写到 .txt 文件中;

100063647-127713-tu_5.png

可以看到,在 0.5MHz 和 5MHz处有两个峰,表示抽样后的两个信号,经过滤波器之后,5MHz 信号被滤除,只剩下 0.5MHz 信号,蓝色框内可以看到,在 3MHz 以后滤波器的响应已经低于 -80dB,相当于滤波后的幅度是滤波前的1/10000,滤波效果很好。

100063647-127714-tu_6.png

使用 32MHz 的采样时钟采样 0.5MHz 待滤波信号(相当于0.5MHz信号叠加了5MHz噪声),每个周期采样 64 个点,在testbench中读取一个周期的64个点,重复30个周期得到30个周期的输入待滤波信号给FIR滤波器;

100063647-127715-tu_7.png

4. 仿真结果分析

点击1处开始仿真,Vivado中一般默认只会仿真1us,这时候只看到了初始化的一部分,是看不到后续结果的,点击2处进行仿真,会将所有的仿真步骤完成,执行到上图中第64行的 $stop 语句停止仿真;

100063647-127716-tu_8.png

5. 仿真结果分析

(1) data_out_valid:初始为0,在1.872 ns跳变为1,输出数据开始有效,在为0的那段时间输出数据data_out无效,这段时间内是FIR的IP核进行一些内部的配置和初始化;

100063647-127717-tu_9.png

(2) 更改数据表示模式

对data_in,右键设置其数据格式Radix为有符号的十进制数(Signed Decimal),设置其波形为模拟波形(Analog);

对 data_out 同样设置;

对 Pattern 设置 无符号十进制,不需要设置波形。

100063647-127718-tu_10.png

(3) 点击放大缩小可以查看整个仿真的效果

通过下面几图,可以看到仿真效果很好,5MHz高频噪声滤除干净,肉眼观察不出来。

100063647-127719-tu_11.png

100063647-127720-tu_12.png

100063647-127721-tu_13.png

(4) Matlab数据分析

肉眼观察时域的仿真图无法得知高频噪声具体被滤掉了多少,是否还混有噪声,此时需要将滤波后的数据按照前文读取仿真数据的方式,将仿真得到的滤波后的数据写入.txt文件,再通过 matlab 读取 FPGA 滤波后的数据并进行FFT 频谱分析,通过频域的波形来观察滤波效果,通过 matlab 仿真,可以看到高频信号的确被滤除。

100063647-127722-tu_14.png

100063647-127723-tu_15.png

下一讲使用两个 DDS 产生待滤波的信号,结合FIR滤波器搭建一个信号产生及滤波的系统,并编写testbench进行仿真分析。
编辑:lyn

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • matlab
    +关注

    关注

    185

    文章

    2977

    浏览量

    230620
  • 仿真
    +关注

    关注

    50

    文章

    4097

    浏览量

    133701
  • fir滤波器
    +关注

    关注

    1

    文章

    95

    浏览量

    19052
  • Vivado
    +关注

    关注

    19

    文章

    812

    浏览量

    66637
收藏 人收藏

    评论

    相关推荐

    Simulink与 MATLAB 的结合使用 Simulink中的信号处理方法

    被快速搭建和仿真MATLAB信号处理中的作用 MATLAB 是一个强大的数学计算工具,它提供了大量的内置函数和工具箱,用于信号的生成
    的头像 发表于 12-12 09:25 378次阅读

    如何使用频谱分析进行信号测量

    频谱分析仪的基本原理 频谱分析仪通过将输入信号与一系列已知频率的参考信号进行比较,来确定信号中各
    的头像 发表于 11-27 15:31 525次阅读

    编写高效Testbench的指南和示例

    Testbench是验证HDL设计的主要手段,本文提供了布局和构建高效Testbench的指南以及示例。另外,本文还提供了一种示例,可以为任何设计开发自检Testbench
    的头像 发表于 10-29 16:14 294次阅读
    <b class='flag-5'>编写</b>高效<b class='flag-5'>Testbench</b>的指南和示例

    信号进行滤波处理的方法

    滤波处理是信号处理中的一个重要环节,它可以帮助我们从噪声中提取有用的信号,提高信号的质量和可靠性。 1. 信号
    的头像 发表于 08-25 14:47 762次阅读

    基于 FPGA 的任意波形发生器+低通滤波器系统设计

    叠加的滤波信号,两个正弦波的频率分别是200Hz、800Hz。用MATLAB产生频率为500Hz的低通
    发表于 07-15 18:33

    如何利用Matlab进行神经网络训练

    ,使得神经网络的创建、训练和仿真变得更加便捷。本文将详细介绍如何利用Matlab进行神经网络训练,包括网络创建、数据预处理、训练过程、参数调整以及仿真预测等步骤。
    的头像 发表于 07-08 18:26 1921次阅读

    基于matlab FPGA verilog的FIR滤波器设计

    )相应的改为if(i0<5)。 仿真的波形如下图(fir滤波器的输入输出信号): 运行matlab,用sin_1MHz_gen.m产生
    发表于 07-04 20:11

    FPGA verilog HDL实现中值滤波

    ,推荐使用TimeDesigner进行波形的设计;另外还需要有关联的两个甚至多个不同模块信号的交叉仿真验证。 4、与matlab的中值滤波
    发表于 06-18 18:50

    matlab与FPGA数字信号处理系列 Verilog 实现并行 FIR 滤波

    Matlab 与 Vivado 联合仿真 FIR 滤波器 ; 3. 编写仿真文件testbench
    发表于 05-24 07:48

    MATLAB信号处理常用函数详解

    MATLAB是一款功能强大的数学软件,尤其在信号处理领域,它提供了众多的函数和工具箱,使得信号分析、处理、仿真变得简单而高效。本文将详细介
    的头像 发表于 05-17 14:31 2374次阅读

    基于MATLAB信号处理系统与分析

    基于MATLAB信号处理系统与分析,包括信号的导入、预处理、分析、特征提取以及频谱分析等关键步
    的头像 发表于 05-17 14:24 1134次阅读

    FPGA入门必备:Testbench仿真文件编写实例详解

    编写完HDL代码后,往往需要通过仿真软件Modelsim或者Vivadao自带的仿真功能对HDL代码功能进行验证,此时我们需要编写
    发表于 04-29 10:43 2121次阅读

    请问一下spice仿真怎么产生时钟信号呢?

    SPICE是一种用于模拟和分析电子威廉希尔官方网站 的计算机程序。在SPICE仿真中,产生时钟信号是许多威廉希尔官方网站 设计和模拟任务中的关键步骤。
    的头像 发表于 02-06 14:22 1170次阅读

    如何使用滤波器来进行有效的信号滤波

    滤波器是一种电子设备或威廉希尔官方网站 ,用于改变信号的频率特性。它可以选择特定频率范围内的信号增强或削弱它们,同时抑制其他频率范围内的信号
    的头像 发表于 01-16 14:52 1252次阅读

    AD5933相移必须是由信号通过网络而产生的才能准确算出测阻抗吗?

    AD5933产生的正弦信号通过阻抗网络产生了相移后,再通过IV转换输入给芯片,并在芯片内部做DFT运算。请问这个相移必须是由信号通过网络而产生
    发表于 01-08 12:17