0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe 6.0规范及它是如何从过去的规范演变而来的

星星科技指导员 来源:嵌入式计算设计 作者:Paul Karazuba 2022-06-01 17:15 次阅读

PCIe(Peripheral Component Interconnect express)作为一种在芯片和系统内快速移动数据的方法已经存在了一段时间。

要检查它的起源,必须一直追溯到 1991 年,从英特尔的本地总线 PCI 标准开始。PCI 插槽首先出现在服务器中,后来进入台式机,十年来一直是台式机扩展卡的标准。随着计算的发展,业界认识到需要创建一个标准来解决新的总线架构技术和多个芯片的内部连接。就这样,PCIe 诞生了,并在 2003 年由 PCI-SIG(外围组件互连特别兴趣小组)领导,批准了 1.0 规范,提供了当时惊人的 2.5GT/s 数据速率。

PCIe 在包括固态驱动器、显卡加速和网络在内的各种用途中立足,不断发展以满足市场需求。PCIe 几乎可以在每个现代计算系统中找到;不仅在最初开发 PCIe 的个人计算机和服务器中,而且在高端移动设备、物联网设备、汽车、医疗设备等领域。

图 1 显示了规范随时间的演变:

poYBAGKXL2SAA5l9AABGTmmVPn8063.png

图 1:PCIe 随时间的演变

让我们来看看 PCIe 6.0 规范以及它是如何从过去的规范演变而来的,以及为什么这对系统设计人员或芯片架构师在考虑他们的下一代设计时很重要。

首先,与每个新版本一样,PCIe 6.0 将最大带宽翻倍;这次是 64 GT/s。PCI-SIG 在规范过程的早期就认识到,自 PCIe 1.0 以来使用的 NRZ 信号编码根本无法支持 PCIe 6 所需的 64GT/s 带宽。因此,规范已过渡到 PAM4,这是一种允许承载在相同的时间内比特数的两倍。然而,向 PAM4 信号编码的过渡具有引入显着更高的误码率 (BER) 的副作用。这促使采用前向纠错 (FEC) 机制来降低较高的错误率。幸运的是,FEC 机制足够轻量级,对延迟的影响最小。注意:虽然 PAM4 信令更容易出错,

PCIe 6.0 还引入了 FLIT 模式,其中数据包被组织在固定大小的流控制单元中,而不是过去规范版本中的可变大小。引入 FLIT 模式的最初原因是纠错需要处理固定大小的数据包。但是,FLIT 模式还简化了控制器级别的数据管理,并带来更高的带宽效率、更低的延迟和更小的控制器占用空间。让我们花一分钟来解决带宽效率问题:对于固定大小的数据包,不再需要物理层的数据包帧,每个数据包节省 4 字节。FLIT 编码还消除了以前 PCIe 规范中的 128B/130B 编码和 DLLP 开销,从而显着提高了 TLP 效率,尤其是对于较小的数据包。

虽然与前几代相比,PCIe 6.0 的变化很大,但业界对其采用有着强大而广泛的支持。PCIe 在每个现代计算架构中无处不在,您应该期望 PCIe 6.0 将在高性能计算和云计算空间、企业存储和网络空间以及新兴应用程序(如 AI/机器学习和汽车。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 云计算
    +关注

    关注

    39

    文章

    7806

    浏览量

    137402
  • PCIe
    +关注

    关注

    15

    文章

    1239

    浏览量

    82655
  • 机器学习
    +关注

    关注

    66

    文章

    8418

    浏览量

    132635
收藏 人收藏

    评论

    相关推荐

    ADS1281 PCM编码规范应该在哪里找?

    的是,根据文档M0是符合PCM编码的,请问这个PCM编码规范应该在哪里找?或者它是符合怎么样的规范。如何解码 解码公式1生成的yn也是符合PCM编码规范的吧?
    发表于 12-05 08:33

    DDS通信中间件——DCPS规范(下)

    DDS通信中间件——DCPS规范(下)本期还是DCPS规范,填上期没有聊完的QoS的坑。本系列文章将包括以下内容陆续更新:1.DDS规范概述2.DCPS规范解读3.DDS-XTypes
    的头像 发表于 11-27 11:47 233次阅读
    DDS通信中间件——DCPS<b class='flag-5'>规范</b>(下)

    Java代码之美,遵循样式规范开始

    至关重要。本文将带你探索Java代码的美学,揭示那些能够让你的代码既美观又高效的样式规范。无论是初出茅庐的新手还是经验丰富的老手,都能从中获得灵感,提升编码的艺术。 一、为什么要代码样式规范 对于团队开发,不同的代码规范或不
    的头像 发表于 11-27 11:42 202次阅读
    Java代码之美,<b class='flag-5'>从</b>遵循样式<b class='flag-5'>规范</b>开始

    示波器高压探头校准规范要求

    示波器高压探头的校准规范要求涉及多个方面,以下是根据相关规范和信息整理的主要内容:
    的头像 发表于 10-03 16:49 356次阅读

    DDS通信中间件——DCPS规范(上)

    DDS通信中间件——DCPS规范(上)本篇文章继续和大家分享一下对DDS这套规范的理解。预期本系列文章将包括以下内容陆续更新:1.DDS规范概述2.DCPS规范解读3.DDS-XTyp
    的头像 发表于 09-26 08:08 542次阅读
    DDS通信中间件——DCPS<b class='flag-5'>规范</b>(上)

    蓝牙技术联盟推出蓝牙6.0核心规范

    蓝牙技术联盟(SIG)近日隆重推出蓝牙6.0核心规范,这是继2016年蓝牙5标准后,八年来最重大的技术飞跃。蓝牙6.0不仅继承了前代版本的优点,更在效率和可靠性上实现了显著提升,为物联网设备的广泛应用铺平了道路。
    的头像 发表于 09-11 17:21 793次阅读

    蓝牙6.0版核心规范新增特性及功能强化

    蓝牙技术联盟(Bluetooth SIG)正式发布蓝牙6.0核心规范,引入了诸多创新功能及性能升级,如蓝牙信道探测、基于决策的广告过滤、广告商监控、ISOAL增强、LL扩展功能集以及帧空间更新等。
    的头像 发表于 09-06 16:17 1250次阅读

    PCIe 5.0 SerDes 测试

    ,用于串行数据传输总线。PCIe 的物理层 (PHY) 还支持 SATA Express (SATAe) 和非易失性存储器规范 (NVMe)。 表 1 显示了 PCIe 数据速率的演变
    的头像 发表于 08-16 09:33 888次阅读
    <b class='flag-5'>PCIe</b> 5.0 SerDes 测试

    安费诺高速电缆解决方案满足PCIe、EDSFF、OCP规范和机架式电源要求

    丰富选项,以满足PCIe、EDSFF、OCP规范和机架式电源要求。 通过与PCI-SIG协会紧密合作,PCIeDirectAttached直立电缆解决方案让用户无需再进行PCB走线和过孔,并支持高达
    的头像 发表于 07-10 18:07 1764次阅读

    如何简化PCIe 6.0交换机的设计

    由于全球数据流量呈指数级增长,PCIe 6.0 交换机的市场需求也出现了激增。PCIe 6.0 交换机在高性能计算(HPC)系统(尤其是数据中心)中为需要大带宽和超低延迟的应用提供了重
    的头像 发表于 07-05 09:45 560次阅读
    如何简化<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>交换机的设计

    pcie协议规范

    pcie协议
    发表于 05-16 09:09 98次下载

    PCIe 7.0规范何时最终确定?

    PCIe 7.0 规范的目标是将 PCIe 6.0 规范(64 GT/s)的数据速率提高一倍,达到 128 GT/s。
    的头像 发表于 04-08 09:34 880次阅读

    下一代PCIe5.0 /6.0技术热潮趋势与测试挑战

    迫切。 一、PCIe 5.0 /6.0技术升级 1)信号速率方面 PCIe 3.0、4.0、5.0 到 6.0,数据速率翻倍递增,
    的头像 发表于 03-06 10:35 1050次阅读
    下一代<b class='flag-5'>PCIe</b>5.0 /<b class='flag-5'>6.0</b>技术热潮趋势与测试挑战

    Teledyne LeCroy扩展CrossSync PHY技术到PCI Express 6.0

    Teledyne LeCroy 宣布扩展其CrossSync PHY 技术,以支持 PCI Express 6.0 规范
    的头像 发表于 02-23 14:39 529次阅读

    PCIe 6.0元年,AI与HPC迎来新速度

    电子发烧友网报道(文/周凯扬)2022年1月,PCI-SIG发布了PCIe 6.0规范,正式拉开了接口带宽大幅升级的序幕。然而,在规范公布的两年时间里,也已经更新了6.0.1和6.1版
    的头像 发表于 01-31 09:02 2809次阅读