0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

从平头哥无剑600看RISC-V的高性能之路

Felix分析 来源:电子发烧友网 作者:吴子鹏 2022-09-13 10:01 次阅读

电子发烧友网报道(文/吴子鹏)目前,距离2022RISC-V中国峰会上阿里平头哥发布无剑600已经过去了很多天了,不过产业界对于RISC-V发力高性能运算市场的讨论声却愈发趋向鼎沸,不见消退之势。

那么,本文我们就再次透过无剑600及SoC原型“曳影1520”来看一下RISC-V进军高性能运算市场的前路,哪些方面是有迹可循的,哪些方面需要基于RISC-V架构进行原始创新。

首先,我们还是简单回顾一下无剑600这个芯片平台。根据平头哥半导体副总裁孟建熠的介绍,无剑600平台是全球RISC-V性能最高的可量产SoC芯片设计平台:它支持4核高性能RISC-V处理器,最高主频可达2.5GHz,实现了CPU+XPU异构架构的全面优化;支持64位LPD-DR4X,最高吞吐率4266MT;整合4TOPs的Int8AI算力;全流程满足GPTEE国际安全标准。

为了证明无剑600这条路是可行的,是能够走通的,因此平头哥基于无剑600平台“打样”了曳影1520。那么,上述这些就是背景了。汇总起来就是,平头哥的无剑600为RISC-V提供了一个方法论,帮助产业界跨越了很多原始创新。

虽然业界都很关注无剑600平台,不过目前少有人从其上面去推断接下来一段时间RISC-V该如何走?RISC-V的高性能如何从核心层面延伸到芯片平台?

主频提升的挑战

首先,走向高性能,基于RISC-V实现的芯片需要实现高主频,无剑600的最高主频可达2.5GHz。如果大家将无剑600和现在基于RISC-V实现的MCU去比对,会发现这之间的跨度非常大,因为目前很多该类型的MCU主频均低于200MHz。

对于计算芯片而言,主频的高低是性能的一个典型特征,在不考虑能耗和散热等问题的情况下,主频越高芯片迸发的性能会越强劲,CPU的性能=时钟频率*IPC(IPC即一个时钟周期完成的指令数),这也就是为什么硬件发烧友会热衷于做英特尔AMD芯片的超频,因为这是对性能的极致压榨。

因此对于RISC-V做高性能计算芯片而言,第一个要解决的问题就是频率升高带来的功耗和散热问题。此外,主频提升还会带来芯片流水线设计的挑战,以及对工艺和散热体系有了更高的要求。

同质多核的挑战

其次,英特尔和AMD在本世纪初的斗争已经表明,单纯提升单核主频是一条并不明智的路线,多核协同是现阶段的主要途径。我们从无剑600来看,它最多可以支持四核。过往笔记本和服务器处理器的多核属于同质多核,核心都叫CPU,传统MCU和MPU的多核基本也是如此。多核能够在工作负载处理上带来显著的提升,比单核提升主频要有效的多。

然而,同质多核一个典型的改变是并行架构和程序的设计转变,从单核到多核,这方面会有本质性的改变,便会带来巨大的设计挑战,对软件程序也有更高的要求。并且,在多核设计的过程中,就会出现内存争夺和资源争夺,也就是系统调配需要能够顺从并发程序,否则资源利用率将大打折扣。此外,多核在系统新的时间动态下会出现新的错误类型,这在传统CPU方面已经证明过了,如何解决这些新问题、新BUG,也是一个挑战。

异构多核的挑战

从当前的计算芯片发展趋势,以及无剑600的布局来看,未来异构计算是一个必然的趋势,让专业的人做专业的事情,这就是异构计算的精髓所在。根据相关统计数据,仅仅是中国市场,异构计算类型的服务器市场规模到2023年就将达到44.5亿美元,比2019年翻倍还要多。

正如上面介绍提到的,无剑600实现了CPU+XPU异构架构的全面优化。XPU是异构计算的典型特征,成为半导体芯片厂商竞争的新赛道,包括DPU、APU、TPU、IPU等多种类型,就像DPU性能描述的那样,它是处理CPU处理不好,而GPU处理不了的任务,其他的XPU其实出发点也是类似的。

从RISC-V架构优势来看,其开源、模块化、可扩展的特性和XPU理念是不谋而合的,能够帮助异构计算塑造更多类型的XPU核心,帮助完成处理器内部多核的多元化,实现CPU的任务卸载,让CPU回顾系统调度的本质工作。

然而异构多核就意味着系统设计更加复杂,需要更好的硬件系统平衡性来达到最佳的性能,并且需要统一的标准,这些层面RISC-V都处于建设中的状态,因此需要双轨并进,那么挑战自然就会大得多。

RISC-V的老生常谈

对于RISC-V而言,上面的挑战虽然大,不过相较于接下来的这个挑战,那些挑战都更容易克服,都不叫事儿。

很多业者都认同的是,对于RISC-V而言,成败只看生态。

目前RISC-V已经明确了此后一段时间里操作系统的目标——LinuxRTOS和安卓。不过,虽然无剑600成功适配了Linux、安卓等诸多操作系统,不过还需要解决软件生态的问题。综合而言,RISC-V要解决的生态短板包括IP、设计工具、工具链、基础软件和应用研发等多个层面,对于冲击高性能计算市场的RISC-V而言,这些方面当前更显贫瘠,但却是一个绕不开的坎。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • RISC-V
    +关注

    关注

    45

    文章

    2277

    浏览量

    46157
  • 阿里平头哥
    +关注

    关注

    0

    文章

    9

    浏览量

    1842
收藏 人收藏

    评论

    相关推荐

    SiFive 推出高性能 Risc-V CPU 开发板 HiFive Premier P550

    “  HiFive Premier P550:世界上性能最高的 RISC-V CPU 开发板,以 Mini-DTX 外形提供高性能 Linux 开发平台,支持下一波 RISC-V 开发
    的头像 发表于 12-16 11:16 197次阅读
    SiFive 推出<b class='flag-5'>高性能</b> <b class='flag-5'>Risc-V</b> CPU 开发板 HiFive Premier P550

    直播预约 |开源芯片系列讲座第25期:RISC-V架构在高性能领域的进展与挑战

    鹭岛william hill官网 开源芯片系列讲座第25期「RISC-V架构在高性能领域的进展与挑战」12月25日(周三)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目RISC-V架构在高性能
    的头像 发表于 12-13 17:01 116次阅读
    直播预约 |开源芯片系列讲座第25期:<b class='flag-5'>RISC-V</b>架构在<b class='flag-5'>高性能</b>领域的进展与挑战

    RISC-V Vector Intrinsic使用标准

    RISC-V Vector1.0的Intrinsic有定义的标准吗? 在每个地方看到的都不一样。平头的编译工具链带的RVV1.0 Intrinsic 的编写,每个函数的开头都是__riscv_
    发表于 10-14 16:15

    北京大学谢涛:基于RISC-V构建AI算力的优势和两种模式

    》的主题演讲。在演讲中,他提到了基于RISC-V构建AI算力的优势,以及实现RISC-V AI芯片的两种主要模式。   谢涛表示,目前计算技术体系共有三种模式。第一个是A体系,也可称为是“高铁模式”,在高性能计算时就需要加入CU
    的头像 发表于 08-19 10:41 1229次阅读

    risc-v的发展历史

    RISC-V的发展历史可以追溯到2006年左右,当时David Patterson和其他研究者开始探索创建一个开放和可扩展的指令集架构(ISA)。以下是RISC-V发展的主要里程碑: 一、起源与初步
    发表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作为一种开源的指令集架构(ISA),自其诞生以来就受到广泛关注和应用,但它也存在一些不足之处。以下是RISC-V架构目前存在的主要缺点: 1. 性能问题 相对于专用ISA的性能
    发表于 07-29 17:18

    RISC-V适合什么样的应用场景

    设计使得开发者可以灵活选择所需的指令集和模块,以满足嵌入式系统的各种性能要求。 3. 人工智能(AI)和机器学习(ML) 高性能计算:RISC-V结合AI加速器或协处理器,可以提供高效的人工智能计算
    发表于 07-29 17:16

    RISC-V在中国的发展机遇有哪些场景?

    智能网联汽车 汽车芯片需求:智能网联汽车对芯片的需求倍增,传统汽车芯片用量需求大约是500-600颗,而智能网联汽车的绝对量在5000颗以上。RISC-V的低功耗、高性能和模块化设计使其成为汽车芯片领域
    发表于 07-29 17:14

    RISC-V的MCU与ARM对比

    助于降低整体系统的成本。 ARM :ARM的专有性质意味着使用ARM的MCU需要支付版权费或许可费,这增加了芯片的成本。然而,ARM的高性能和低功耗特性使得其在高端市场具有竞争力。 综上所述,RISC-V
    发表于 05-27 15:58

    国产RISC-V MCU推荐

    ,CH583搭载32位青稞RISC-V处理器WCH RISC-V4A,低功耗两级流水线,高性能,拥有多档系统主频,最低32KHz ,拥有特有高速的中断响应机制。 单片搞定Wi-Fi和蓝牙 许多网友也
    发表于 04-17 11:00

    RISC-V迈入HPC市场,性能与生态缺一不可

    时代,后发的RISC-V是否有机会在HPC市场占据一席之地,是不少厂商和开发者都在琢磨的问题。   其实去年开始,RISC-V就已经在往这个方向发力了,各种高性能
    的头像 发表于 03-23 00:10 3660次阅读

    玄铁RISC-V生态大会深圳召开,达摩院引领RISC-V创新应用

    :达摩院院长张建锋在玄铁RISC-V生态大会上致词,RISC即将迎来蝶变进入应用爆发期   2018年起,阿里巴巴开始投入RISC-V架构,是国内最早涉足
    的头像 发表于 03-19 10:02 4471次阅读
    玄铁<b class='flag-5'>RISC-V</b>生态大会深圳召开,达摩院引领<b class='flag-5'>RISC-V</b>创新应用

    Imagination加入“联盟” 携手玄铁共拓RISC-V繁荣生态

    3月14日,由达摩院举办的第二届玄铁RISC-V生态大会在深圳举行。Imagination受邀出席大会,现场宣布加入由达摩院发起成立的“联盟”,致力于与各成员伙伴共拓RISC-V
    的头像 发表于 03-16 08:26 402次阅读
    Imagination加入“<b class='flag-5'>无</b><b class='flag-5'>剑</b>联盟” 携手玄铁共拓<b class='flag-5'>RISC-V</b>繁荣生态

    达摩院牵头成立“联盟”,探索RISC-V产业合作新范式

    及机构,带来了玄铁RISC-V在电力、5G通信、机器人、金融等不同行业涌现的应用创新,基于玄铁RISC-V处理器的笔记本电脑“如意BOOK”首次亮相,达摩院当日宣布发起成立“联盟”
    发表于 03-14 16:56 375次阅读
    达摩院牵头成立“<b class='flag-5'>无</b><b class='flag-5'>剑</b>联盟”,探索<b class='flag-5'>RISC-V</b>产业合作新范式

    2024年RISC-V趋势预测,AI与高性能芯片井喷

    是否会给我们带来新的惊喜,我们也可以做出一些小小的趋势预测。   AI成为下一轮设计重心   随着RVV 1.0标准的正式发布,我们已经看到2023年不少RISC-V IP公司都对其核心进行了升级,诸如平头、晶心科技、SiFi
    的头像 发表于 02-08 08:45 9559次阅读