0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出新的Certus Closure Solution 面对芯片级设计尺寸等挑战

Cadence楷登 来源:Cadence楷登 作者:Cadence楷登 2022-10-12 15:59 次阅读

内容提要

为客户提供业内首个具有大规模并行和分布式架构的完全自动化环境

支持无限容量的设计优化和签核,周转时间缩短至一夜,同时大幅降低设计功耗

支持云的解决方案,推动新兴设计领域的发展,包括超大规模计算、5G 通信、移动、汽车和网络

中国上海,2022 年 10 月 12 日 —— 楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日宣布推出新的 Cadence Certus Closure Solution,以应对不断增长的芯片级设计尺寸和复杂性挑战。Cadence Certus Closure Solution 环境实现了设计收敛的自动化,并将整个设计收敛周期从数周缩短至一夜之间 —— 包括从签核优化到布线、静态时序分析(STA)和参数提取。该解决方案支持无限容量,胜任大型芯片设计项目,与目前其他的方法和流程相比,最多可将生产力提高 10 倍。

Cadence Certus Closure Solution 消除了设计签核收敛的瓶颈,降低了开发现今新兴应用的复杂性,如超大规模计算、5G 通信、移动、汽车和网络。在推出 Cadence Certus Closure Solution 之前,全芯片收敛流程涉及手动、繁琐的流程,包括全芯片组装、静态时序分析、优化和包含 100 多个视图的签核,需要设计人员花费数月才能完成。新的解决方案提供了一个完全自动化的环境,实现了大规模分布式优化和签核。

因此,通过与 Cadence Innovus Implementation System 和 Tempus Timing Signoff Solution 共享同一个引擎,并行全芯片优化得以实现,模块所有者无需进行反复迭代,设计师也可以快速做出优化和签核决定。此外,与 Cadence Cerebrus Intelligent Chip Explorer 配合使用,有助于提升模块级到全芯片签核收敛的工作效率。

Cadence Certus Closure Solution 可以实现:

创新的可扩展架构:Cadence Certus Closure Solution 的分布式分层优化和签核架构是云执行的理想选择,在云和本地数据中心环境中均可运行

增量签核:只针对设计中经过变更的部分提供灵活的重置和替换,进一步加快最终签核速度

提高工程设计效率:完全自动化的流程,减少了在多个团队中进行多次冗长迭代的需要,加快产品上市

SmartHub 界面:增强的交互式 GUI,支持交叉探测,以进行详细的时序调试,推动最后的设计收敛

3D-IC 设计效率:与 Cadence Integrity 3D-IC Solution 紧密集成,帮助用户收敛异构工艺中裸片间的时序路径

“如今,每次迭代通常需要设计团队花费 5 - 7 天的时间来满足芯片级签核时序和功耗要求,采用以往的方法无法提供高效设计收敛所需的团队合作和用户体验,”Cadence 公司资深副总裁兼数字和签核事业部总经理 Chin-Chi Teng 博士表示,“我们密切关注设计界的需求,推出了新的 Cadence Certus Closure Solution,为客户提供了创新的芯片级优化和签核环境,在几个小时内即可实现出色的 PPA 结果。有了这款新的解决方案,我们将帮助客户实现生产力目标,尽快将产品推向市场。”

Cadence Certus Closure Solution 支持公司的智能系统设计(Intelligent System Design)战略,旨在实现卓越设计。

审核编辑:彭静

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50816

    浏览量

    423648
  • Cadence
    +关注

    关注

    65

    文章

    921

    浏览量

    142142
  • 数据中心
    +关注

    关注

    16

    文章

    4778

    浏览量

    72129

原文标题:Cadence Certus 新品亮相!助力全芯片并行优化和签核速度提高 10 倍

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    芯片级封装的bq24165/166/16评估模块

    电子发烧友网站提供《芯片级封装的bq24165/166/16评估模块.pdf》资料免费下载
    发表于 12-18 14:56 0次下载
    <b class='flag-5'>芯片级</b>封装的bq24165/166/16评估模块

    行业首个芯片级游戏技术,OPPO「风驰游戏内核」正式亮相一加游戏大会

    独家自研芯片级游戏技术「风驰游戏内核」,深入芯片底层,实现芯片性能供给与游戏性能需求的精准平衡,在功耗、温度和画质三方面体验全面提升,堪比一次芯片的自我迭代。「风驰
    的头像 发表于 12-13 10:20 191次阅读
    行业首个<b class='flag-5'>芯片级</b>游戏技术,OPPO「风驰游戏内核」正式亮相一加游戏大会

    一加将首发芯片级游戏技术 带来极致手游体验

    一加即将召开一场盛大的游戏盛会,届时将揭晓其最新旗舰手机系列。中国区总裁李杰在采访中透露,一加团队在移动游戏技术领域取得了重大进展,推出了一种创新的“芯片级游戏优化技术”。这项技术不仅对硬件适配
    的头像 发表于 12-11 15:51 182次阅读

    Cadence推出基于Arm的系统Chiplet

    近日,Cadence宣布其首款基于 Arm 的系统芯片(Chiplet)开发成功并流片,这是一项突破性成就。这项创新标志着芯片技术的关键进步,展现了
    的头像 发表于 11-28 15:35 248次阅读
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出</b>基于Arm的系统Chiplet

    瑞沃微:一文详解CSP(Chip Scale Package)芯片级封装工艺

    在半导体技术的快速发展中,封装技术作为连接芯片与外部世界的桥梁,其重要性不言而喻。CSP(Chip Scale Package),即芯片级封装技术,正是近年来备受瞩目的一种先进封装技术。今天,请跟随瑞沃微的脚步,一起深入了解CSP芯片级
    的头像 发表于 11-06 10:53 809次阅读
    瑞沃微:一文详解CSP(Chip Scale Package)<b class='flag-5'>芯片级</b>封装工艺

    实现芯片级封装的最佳热性能

    电子发烧友网站提供《实现芯片级封装的最佳热性能.pdf》资料免费下载
    发表于 10-15 10:22 0次下载
    实现<b class='flag-5'>芯片级</b>封装的最佳热性能

    解决芯片级功率MOSFET的组装问题

    电子发烧友网站提供《解决芯片级功率MOSFET的组装问题.pdf》资料免费下载
    发表于 08-27 11:17 0次下载
    解决<b class='flag-5'>芯片级</b>功率MOSFET的组装问题

    莱迪思推出全新Certus-NX FPGA器件,加强低功耗、小型FPGA的领先地位

    莱迪思半导体(NASDAQ:LSCC)今日宣布为其领先的小尺寸FPGA产品中再添一款逻辑优化的全新莱迪思Certus-NX FPGA器件。新产品包括两款新器件,即Certus
    的头像 发表于 07-23 11:21 536次阅读

    概伦电子宣布正式推出芯片级HBM静电防护分析平台ESDi

    近日,概伦电子宣布正式推出芯片级HBM静电防护分析平台ESDi和功率器件及电源芯片设计分析验证工具PTM,并开始在国内外市场广泛推广。
    的头像 发表于 05-28 10:09 587次阅读

    采用芯片级封装的TPS61256xC 3.5 MHz高效升压转换器数据表

    电子发烧友网站提供《采用芯片级封装的TPS61256xC 3.5 MHz高效升压转换器数据表.pdf》资料免费下载
    发表于 04-18 09:50 0次下载
    采用<b class='flag-5'>芯片级</b>封装的TPS61256xC 3.5 MHz高效升压转换器数据表

    芯片级封装中的3.5MHz高效升压转换器TPS6125x数据表

    电子发烧友网站提供《芯片级封装中的3.5MHz高效升压转换器TPS6125x数据表.pdf》资料免费下载
    发表于 04-11 15:14 0次下载
    <b class='flag-5'>芯片级</b>封装中的3.5MHz高效升压转换器TPS6125x数据表

    芯片级的薄膜电阻和板的厚膜电阻都是如何进行修调呢?

    在MEMS某些器件设计中,常常需要用到可调电阻,在板威廉希尔官方网站 上可以通过电位器对贴片电阻进行调阻,但在芯片级的薄膜电阻和板的厚膜电阻都是如何进行修调呢?
    的头像 发表于 02-29 10:44 975次阅读
    在<b class='flag-5'>芯片级</b>的薄膜电阻和板<b class='flag-5'>级</b>的厚膜电阻都是如何进行修调呢?

    全球首款芯片级智能头盔解决方案

    搭载展锐芯片级解决方案的智能头盔可实现: 1. 高标准、高质量、高可靠 安全无小事,智能头盔的使用环境复杂多样,这要求从硬核内芯到硬件模块都必须高标准、高质量、高可靠。紫光展锐的智能头盔解决方案
    的头像 发表于 02-27 13:04 432次阅读
    全球首款<b class='flag-5'>芯片级</b>智能头盔解决方案

    Vision Pro芯片级内部拆解分析

    近日国外知名拆解机构iFixit对Vision Pro进行了芯片级拆解,结果显示该设备内含大量德州仪器(TI)芯片,还有一颗国产芯片——兆易创新GD25Q80E 1 MB 串行 NOR 闪存。
    的头像 发表于 02-21 10:11 1312次阅读
    Vision Pro<b class='flag-5'>芯片级</b>内部拆解分析

    Cadence推出新版Palladium Z2应用

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布推出一套新的应用,可显著增强旗舰产品 Palladium Z2 Enterprise Emulation System 的功能
    的头像 发表于 01-19 10:10 896次阅读