0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

跨时钟域威廉希尔官方网站 设计:单位宽信号如何跨时钟域

FPGA研究院 来源:FPGA技术驿站 2023-08-16 09:53 次阅读

单位宽(Single bit)信号即该信号的位宽为1,通常控制信号居多。对于此类信号,如需跨时钟域可直接使用xpm_cdc_single,如下图代码所示。参数DEST_SYNC_FF决定了级联触发器的个数,取值范围为2~10;参数INIT_SYNC_FF决定了仿真时是否使用初始值;参数SIM_ASSERT_CHK用于检查仿真中的问题;参数SRC_INPUT_REG用于是否对输入信号(待跨时钟域信号)在自身时钟下寄存一拍。

805e48c0-3bc4-11ee-9e74-dac502259ad0.png

从综合结果来看,当DEST_SYNC_FF设置为4,SRC_INPUT_REG设置为1时,形成如下图所示威廉希尔官方网站 。可用看到第一个触发器位于src_clk时钟域下,后续4个触发器位于dest_clk时钟域下。同时,xpm_cdc_single自带约束将图中红色标记触发器到绿色标记触发器之间的路径设置为伪路径,使用set_false_path约束。

809b6a70-3bc4-11ee-9e74-dac502259ad0.png

80c65d52-3bc4-11ee-9e74-dac502259ad0.png

从最终的布线结果来看,工具会将后面4个触发器放置的同一个SLICE内,这是因为这4个触发器的属性ASYNC_REG都被设置为TRUE。

80f21f46-3bc4-11ee-9e74-dac502259ad0.png

从仿真结果来看,如果出现如下情形,即输入信号在高有效时无法被接收时钟稳定地采样到至少两次,那么仿真就会给出Error信息

810e78d0-3bc4-11ee-9e74-dac502259ad0.png

81324044-3bc4-11ee-9e74-dac502259ad0.png

满足此条件时,就不会显示此Error信息。这也告诉我们,工程实践中,要确保待跨时钟域信号在高有效时可以被接收时钟至少稳定地采样到两次。

8146c60e-3bc4-11ee-9e74-dac502259ad0.png

此外,XPM_CDC还提供了xpm_cdc_array_single,与xpm_cdc_single相比只多了一个参数WIDTH,用于指定位宽,但是需要注意的是尽管从形式上看传输的是一个多位宽数据,但实际上,每位是彼此相对独立没有关联的。

817b6f4e-3bc4-11ee-9e74-dac502259ad0.png

例如,位宽为2,综合结果如下,可以看到其实就是两个xpm_cdc_single合并而成。

81dbf88c-3bc4-11ee-9e74-dac502259ad0.png

审核编辑:汤梓红
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 威廉希尔官方网站 设计

    关注

    6673

    文章

    2452

    浏览量

    204341
  • 仿真
    +关注

    关注

    50

    文章

    4082

    浏览量

    133591
  • 触发器
    +关注

    关注

    14

    文章

    2000

    浏览量

    61151
  • 时钟域
    +关注

    关注

    0

    文章

    52

    浏览量

    9536
  • 输入信号
    +关注

    关注

    0

    文章

    456

    浏览量

    12562

原文标题:跨时钟域威廉希尔官方网站 设计:单位宽信号如何跨时钟域

文章出处:【微信号:FPGA研究院,微信公众号:FPGA研究院】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    时钟控制信号传输设计方案

    clk2的时钟。当clk1比clk2的频率高时,则称模块1(相对于模块2)为快时钟,而模块2位为慢时钟
    发表于 10-16 15:47 1152次阅读
    <b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>控制<b class='flag-5'>信号</b>传输设计方案

    关于时钟信号的处理方法

    我在知乎看到了多bit信号时钟的问题,于是整理了一下自己对于时钟
    的头像 发表于 10-09 10:44 6198次阅读

    多位数据通过握手方式时钟

    对于多位数据,我们可以采用握手方式实现时钟操作。该方式可直接使用xpm_cdc_handshake实现,如下图所示。
    的头像 发表于 05-06 09:22 1163次阅读
    多位<b class='flag-5'>宽</b>数据通过握手方式<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>

    看看Stream信号里是如何做时钟握手的

    逻辑出身的农民工兄弟在面试时总难以避免“时钟”的拷问,在诸多时钟的方法里,握手是一种常见
    发表于 07-07 17:25

    时钟信号的几种同步方法研究

    时钟信号的同步方法应根据源时钟与目标时钟的相位关系、该
    发表于 05-09 15:21 63次下载
    <b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b><b class='flag-5'>信号</b>的几种同步方法研究

    cdc路径方案帮您解决时钟难题

    这一章介绍一下CDC也就是时钟可能存在的一些问题以及基本的时钟处理方法。
    的头像 发表于 11-30 06:29 7197次阅读
    cdc路径方案帮您解决<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>难题

    关于FPGA中时钟的问题分析

    时钟问题(CDC,Clock Domain Crossing )是多时钟设计中的常见现象。在FPGA领域,互动的异步时钟
    发表于 08-19 14:52 3356次阅读

    关于时钟的详细解答

    每一个做数字逻辑的都绕不开时钟处理,谈一谈SpinalHDL里用于时钟处理的一些手段方法
    的头像 发表于 04-27 10:52 4273次阅读
    关于<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>的详细解答

    单位信号如何时钟

    单位(Single bit)信号即该信号的位为1,通常控制信号居多。对于此类
    的头像 发表于 04-13 09:11 1320次阅读

    时钟威廉希尔官方网站 设计:多位数据通过FIFO时钟

    FIFO是实现多位数据的异步时钟操作的常用方法,相比于握手方式,FIFO一方面允许发送端在每个时钟周期都发送数据,另一方面还可以对数据
    的头像 发表于 05-11 14:01 3070次阅读
    <b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b><b class='flag-5'>威廉希尔官方网站
设计</b>:多位<b class='flag-5'>宽</b>数据通过FIFO<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>

    时钟威廉希尔官方网站 设计总结

    时钟操作包括同步时钟操作和异步
    的头像 发表于 05-18 09:18 745次阅读
    <b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b><b class='flag-5'>威廉希尔官方网站
设计</b>总结

    FPGA时钟处理方法(一)

    时钟是FPGA设计中最容易出错的设计模块,而且一旦时钟出现问题,定位排查会非常困难,因为
    的头像 发表于 05-25 15:06 1993次阅读
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>处理方法(一)

    FPGA时钟处理方法(二)

    上一篇文章已经讲过了单bit时钟的处理方法,这次解说一下多bit的时钟方法。
    的头像 发表于 05-25 15:07 1038次阅读
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>处理方法(二)

    时钟威廉希尔官方网站 设计—单比特信号传输

    时钟(CDC)的应从对亚稳定性和同步性的基本了解开始。
    的头像 发表于 06-27 14:25 1066次阅读
    <b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b><b class='flag-5'>威廉希尔官方网站
设计</b>—单比特<b class='flag-5'>信号</b>传输

    如何处理时钟这些基础问题

    对于数字设计人员来讲,只要信号从一个时钟跨越到另一个时钟,那么就可能发生亚稳态。我们称为“
    发表于 01-08 09:39 647次阅读
    如何处理<b class='flag-5'>跨</b><b class='flag-5'>时钟</b><b class='flag-5'>域</b>这些基础问题