0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence扩大TSMC N3E制程IP产品组合,推出新一代224G-LR SerDes IP,助力超大规模SoC设计

Cadence楷登 来源:未知 2023-09-26 10:10 次阅读

内容提要

经过验证的接口 IP,可显著提升 TSMC N3E 制程节点的性能和能效

224G-LR SerDes PHY IP 在 TSMC N3E 制程上实现一次性流片成功

112G-ELR SerDes 在 TSMC N3E 制程上的硅结果实现了最佳 PPA

多个 Cadence IP 测试芯片在 TSMC N3E 制程上成功流片,包括 PCIe 6.0 和 5.0、64G-LR 多协议 PHY、LPDDR5x/5、GDDR7/6 和 UCIe

中国上海,2023 年 9 月 26 日——楷登电子(美国 Cadence 公司NASDAQ:CDNS)近日宣布扩大其在 TSMC 3nm(N3E)制程上的设计 IP 产品组合,其中最引人注目的是新推出的旗舰产品 Cadence224G 长距离(224G-LR)SerDes PHY IP,该 IP 实现了一次性流片成功。其他支持 TSMC N3E 先进制程的 Cadence Design IP 也都成功流片,为二者的共同客户提供了一系列高速接口和存储器 IP,用于实现更先进的设计。Cadence 针对 TSMC N3E 支持提供业界领先的功率、性能和面积(PPA),面向要求最为严格的网络、超大规模计算、人工智能机器学习AI/ML)、芯粒、汽车和存储应用。

生成式 AI 和大型语言模型 (LLM) 的出现推动了高带宽低延迟应用的需求不断增长,它们需要利用创新的 IP 解决方案才能实现高效、稳定的高速数据传输。为了满足这种激增的需求,新推出的 224G-LR SerDes PHY IP 和其他 Cadence TSMC N3E 制程接口 IP 为创新和高速连接开辟了新的可能。224G-LR SerDes PHY IP 采用创新架构,可提供出色的速度、覆盖范围和能效。主要功能包括:

1

支持全双工 1-225Gbps 数据速率,具有出色的 LR 性能

2

针对不同的通道范围(LR、MR、VSR)进行功耗效率优化

3

内置智能功能,以增强可靠性和系统稳健性

224G-LR PHY IP 是 Cadence 面向 TSMC N3E 先进制程的 IP 产品组合的一部分,该产品组合还包括 112G LR SerDes PHY IP、PCI Express(PCIe) 6.0/5.0/4.0/3.0/2.0、64G/32G 多协议 SerDes、Universal Chiplet Interconnect Express(UCIe)、LPDDR5x/5/4x/4、DDR5/4/3 和 GDDR7/6 IP。Cadence 224G/112G LR SerDes 和 DDR5 IP 已实现一次性流片成功。PCIe、64G/32G 多协议 SerDes、LPDDR5x/5、GDDR7/6 和 UCIe IP 在 2023 年初成功流片。

“Cadence 针对 TSMC 最先进的 N3E 制程推出了创新的 IP 解决方案,让我们的客户能够将性能和能效提升到新的水平,同时也能受益于 TSMC N3E 制程的领先优势,”TSMC 设计基础设施管理事业部负责人 Dan Kochpatcharin 表示,“我们与 Cadence 在 TSMC 3nm 工艺上合作开发了突破性的 IP 设计,这让我们可以重新塑造超大规模、AI/ML 和 5G/6G 基础设施 SoC 设计的格局。”

“我们针对 TSMC N3E 先进制程的接口 IP 架构经过实际验证,可显著提高性能和能效,助力我们的共同客户利用 N3E 制程的优势,同时还能加快产品上市,”Cadence IP 事业部产品市场副总裁 Rishi Chugh 说道,“SerDes 的速度必须快速提升到下一代节点,以满足生成式 AI 和其他高速网络基础设施对数据带宽的更高需求。Cadence 224G-LR 产品为客户提供了一条可靠的途径,帮助他们顺利升级到新一代超大规模设计。我们与 TSMC 的紧密合作使我们能够提供高质量的 IP,旨在实现一次性流片成功,加快产品上市。”

面向 TSMC N3E 制程的全面 Cadence IP 组合支持 Cadence 的智能系统设计(Intelligent System Design)战略,助力实现卓越的先进节点系统级芯片设计。

要详细了解 Cadence 新一代 224G SerDes PHY IP 和全面的 Cadence N3E 设计 IP 组合,请访问:

www.cadence.com/go/N3EDIPPR

(您可复制至浏览器或点击阅读原文打开)

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子工业和医疗等最具活力的应用市场交付从芯片、威廉希尔官方网站 板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站www.cadence.com。

2023 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cadence
    +关注

    关注

    65

    文章

    921

    浏览量

    142131

原文标题:Cadence扩大TSMC N3E制程IP产品组合,推出新一代224G-LR SerDes IP,助力超大规模SoC设计

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    安芯半导体推出新一代低成本高性能防复制加密芯片RJGT28E16

    随着各品牌厂家对知识产权(IP)和设备的附件配件的保护管理意识越来越高,安芯半导体推出基于SHA-3第三安全散列算法(Secure Hash Algorithm
    的头像 发表于 12-24 13:44 155次阅读
    安芯半导体<b class='flag-5'>推出新一代</b>低成本高性能防复制加密芯片RJGT28<b class='flag-5'>E</b>16

    224G 高速互联对 PCB 及覆铜板需求及激光锡球植球机的助力(下)

    带宽需求连年暴涨,单通道带宽 224Gbps 技术将加速超大规模云数据中心平台向 800G演进,成为数据中心连接、企业和运营商市场的项重
    的头像 发表于 12-03 15:16 132次阅读
    <b class='flag-5'>224G</b> 高速互联对 PCB 及覆铜板需求及激光锡球植球机的<b class='flag-5'>助力</b>(下)

    采用Arm AE IP产品组合实现SDV功能安全

    Arm 汽车增强 (AE) IP 产品组合。然而,Arm 的功能安全策略不仅仅局限于硬件,还通过提供软件测试库 (STL)、工具和编译器等带来全方位的支持。因此,便能助力 Arm 的汽车合作伙伴将基于 Arm 架构的安全解决方
    的头像 发表于 09-03 11:47 1568次阅读
    采用Arm AE <b class='flag-5'>IP</b><b class='flag-5'>产品组合</b>实现SDV功能安全

    谷歌正在考虑在越南建设超大规模数据中心

    据可靠消息透露,Alphabet集团旗下的谷歌公司正积极筹划在越南南部的经济枢纽胡志明市周边建设座“超大规模”数据中心。此举标志着美国科技巨头首次在东南亚国家进行此类重大投资,尽管具体的投资金额尚待揭晓。
    的头像 发表于 08-30 14:55 624次阅读

    杰发科技的智能座舱域控SoC采用了芯原的多个IP

    芯原股份今日宣布汽车电子芯片设计公司合肥杰发科技有限公司(简称“杰发科技”)在其新一代智能座舱域控SoC AC8025中采用了芯原的高性能IP组合,包括神经网络处理器(NPU)
    的头像 发表于 08-14 10:43 330次阅读

    SAS 24G+规范发布,为超大规模数据中心HDD和SSD

    最新发布的SAS 24G+规范中得到了有力证明。该规范由SNIA SCSI贸易协会william hill官网 (STA)与INCITS/SCSI标准组织携手推出,专为下一代超大规模数据中心中的机械硬盘(HDD
    的头像 发表于 07-25 15:13 782次阅读

    Cadence 扩充系统 IP 产品组合推出 NoC 以优化电子系统连接性

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布扩充其系统 IP 产品组合,新增了 Cadence® Janus™ Network-on-Chip(NoC)。
    的头像 发表于 07-03 09:24 630次阅读

    Cadence扩充系统IP产品组合推出NoC以优化电子系统连接性

    电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布扩充其系统 IP 产品组合,新增了 Cadence Janus Network-on-Chip(NoC)。 随着当今计
    发表于 07-01 12:01 370次阅读

    揭秘Intel 3助力新一代产品性能、能效双飞跃!

    近日,英特尔按照其“四年五个制程节点”计划,如期实现了Intel 3制程节点的大规模量产。使用这节点的首款
    的头像 发表于 06-14 13:49 351次阅读

    AMD宣布推出全新产品,将扩大其商用移动和台式机AI PC产品组合

    近日,AMD宣布推出全新产品,将扩大其商用移动和台式机AI PC产品组合,为商业用户提供卓越的生产力和优质的AI及连接体验。
    的头像 发表于 04-18 11:18 516次阅读
    AMD宣布<b class='flag-5'>推出</b>全新<b class='flag-5'>产品</b>,将<b class='flag-5'>扩大</b>其商用移动和台式机AI PC<b class='flag-5'>产品组合</b>

    长电科技近日推出新一代“5G+”通信芯片封装方案

    长电科技近日推出新一代“5G+”通信芯片封装方案,致力于提升通信技术在恶劣环境下的可靠性和性能。
    的头像 发表于 04-15 10:25 630次阅读

    超大规模数据中心采用三星FDP SSD降低存储成本

    主机数据放置技术直是超大规模数据中心关注的话题,因为它影响所部署的SSD的总体拥有成本(TCO)。
    的头像 发表于 03-07 15:39 1941次阅读
    <b class='flag-5'>超大规模</b>数据中心采用三星FDP SSD降低存储成本

    晶晟微纳发布N800超大规模AI算力芯片测试探针卡

    近日,上海韬盛科技旗下的苏州晶晟微纳宣布推出其最新研发的N800超大规模AI算力芯片测试探针卡。这款高性能探针卡采用了前沿的嵌入式合金纳米堆叠技术,旨在满足当前超大规模AI算力芯片的高
    的头像 发表于 03-04 13:59 1034次阅读

    中国电信规划在上海建设首个国产超大规模算力液冷集群

    中国电信规划建设首个国产超大规模算力液冷集群 人工智能技术的快速发展催生了巨大的算力需求;中国电信规划在上海规划建设可支持万亿参数大模型训练的智算集群中心。其中会搭载液冷技术,单池新建国产算力达10000卡,也是首个支持单池万卡的国产超大规模算力液冷集群。
    的头像 发表于 02-22 18:48 1335次阅读

    Cadence推出新版Palladium Z2应用

    。这些针对特定领域的应用可帮助客户管理不断增加的系统设计复杂性,提高系统级精度,并可加速低功耗验证,尤其适用于些先进的芯片领域,如人工智能和机器学习(AI/ML)、超大规模和移动通信。
    的头像 发表于 01-19 10:10 895次阅读