本应用笔记详细介绍了具有外部VCO的完整12GHz、超低相位噪声小数N分频锁相环(PLL)的设计。它由高性能小数N分频PLL (MAX2880)、基于运算放大器的有源环路滤波器(MAX9632)和12GHz VCO (SYNERGY DXO11751220-5)组成。
主要特点:
这款高性能PLL可用于生成混频器本振(LO)频率或ADC/DAC时钟,适用于微波点对点系统、测试和测量设备或汽车雷达中的应用。
本应用笔记中包含相位噪声性能数据和详细的设置指南。
*附件:文章-应用-笔记-文件-设计-A-12GHz-超低相位噪声-0.09-PS-rms-抖动-锁相环1.pdf
审核编辑 黄宇
全部0条评论
快来发表一下你的评论吧 !