0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字后端先进工艺知识科普

jf_tpHP8OJR 来源:集成威廉希尔官方网站 设计及EDA教程 2023-12-01 10:20 次阅读

DPT Double Patterning Technology。double pattern就是先进工艺下底层金属/poly加工制造的一种技术,先进工艺下,如果用DUV,光的波长已经无法直接刻出很小的尺寸了(宽度或者间距),所以可以用两层甚至更多层mask来制造一层金属,如下图所示,所以可以看到版图中有红色和绿色(但看一种颜色,它们的间距光刻是可以加工的)。工艺有LELE(光刻 刻蚀 光刻 刻蚀)、LFLE(光刻 freeze 光刻 刻蚀)、SADP(自对准double patterning),以后有空也会专门介绍一下这些工艺。

56036bce-8f6a-11ee-939d-92fbcf53809c.png

FinFET是什么?请简要画出FinFET的三维结构,并解释FinFET技术有什么优缺点以及相应的原因。

参考答案:

FinFET全称Fin Field-Effect Transistor,中文名叫鳍式场效应晶体管,与平面工艺最大的不同之处是:平面工艺有效沟道只有栅下面的一段,而FinFET则是把栅立了起来,栅包围着沟道,沟道由1个面增大到了3个面,因此栅的控制能力更强了,漏电流会降低,另外MOS管的饱和电流会增大,因此Cell驱动能力会提升,器件速度更快。缺点是在小的面积下有更大的电流,热量不好散发出去,因此对散热的要求会更高。

与之类似,GAA则是FinFET结构的一个升级,由原来的3面的栅升级为了4面环栅,且可以堆叠多层,因此以上特性会得到进一步提升。

561a75da-8f6a-11ee-939d-92fbcf53809c.png

可以提出一个类似的问题:

请说出MOS结构有哪些种,它的演变路线以及GAA以及MBCFET的结构与特点

参考答案:

平面工艺到FinFET以及GAA的演变:

5633df0c-8f6a-11ee-939d-92fbcf53809c.png

GAA(Gate-All-Around):

5656f8ca-8f6a-11ee-939d-92fbcf53809c.png

与前面的FinFET类似,GAA则是FinFET结构的一个升级,由原来的3面的栅升级为了4面环栅,且可以堆叠多层,因此以上特性会得到进一步提升。这种中间堆叠的是尺寸较小的纳米线Nanowire,这种需要堆叠的数量比较多,且加工难度相对比较大。

567188ca-8f6a-11ee-939d-92fbcf53809c.png

三星提出了另一种的GAA结构-MBCFET,它用纳米片取代了纳米线,因此加工会相对容易一点,且能得到类似的性能。

56914c96-8f6a-11ee-939d-92fbcf53809c.png

问题:

星主,请问有关cut metal的相关概念和常见drc问题能不能有些讲解,比如CM0的spacing问题如何修复,这一层是什么时候加上的,pr工具里看不到这些层但eco后版图里报了一些相关的错误,谢谢

参考答案:

不同时钟串在一个chain的时候中间要加lockup latch,因为不同时钟的latency不同,setup有充足的margin,而hold就很容易有问题了,加上lockup latch之后可以借半个周期的时间,对hold有利,一般加了之后就不会有timing问题了。

backend弟中弟 提问:星主您好,有几个面试问题请教您.

1.flip-chip 与 wirebond 的区别?我回答了下面几个,当时也就想到这几个了,您能补充一下吗?

1.RDL层的厚度不一样;flip-chip会更厚一点;这里追问了为什么?没回答上来.

2.Flip-chip通过RDL层将信号从IO连到core 的中的bump上,bump就是一块八变形的金属块;Wirebond封装是直接将pad放在IO上,封装的时候后从pad上打金线过去。

3.flip-chip的优点,有利于时序以及IR,一般用在比较规模比较大的芯片,追问多大算大?然后后面又问了,为什么这个项目用flip-chip的封装,我当时可能也没回答好?

2.后端中你认为比较有难度的环节是哪个环节,有时候还需要有一些创新的方法来解决问题的,为什么?我回答的是floorplan,但是好像不是面试官想要的答案。

谢谢啦。

星主你好!想请问一个面试的问题。

面试官:Finfet与传统cmos器件有什么区别(这个问题不用此处回答,能答上来)?他们在实际项目中有啥值得注意的地方,比如floorplan阶段?或者比如在DRC方面有何影响?会不会存在检查不到的情况?(这个没答上来。)他接着说你可以关注macro或者cell的user guide(太细了,这个没怎么关注过)。

亚稳态与两级reg解决亚稳态问题的原理以及synchronizer的verilog

标签:sync 后端知识 亚稳态

匿名用户 提问:星主,想问问您两个关于“打拍”的问题。

1.图里对sig打拍采样,我不解的是:第一拍是亚稳态,我本来是想采sig的高电平1,结果亚稳态最终稳定在0了,那后面打这一拍也没意义呀,把想要的信号都错过了…

2.图里的Verilog,要是想对frame打两拍去采样,应该咋改啊?

麻烦您了。

56a7c7fa-8f6a-11ee-939d-92fbcf53809c.png

问题:

请问,新接触一个工艺,怎么看这个工艺是不是double pattern的呢?不是T的,也不是smic,不是GF,不是三星

标签:DPT 先进工艺

回答:看tf里面对应的layer后边的numMasks,如果有这个属性, 且值大于1就是dpt的,techLEF也是类似

匿名用户 提问:starRC抽取寄生参数时,需要导入std,memory,sub block的gds吗?怎么导入?如果不需要导入的话,看不到这些ip及block的金属层,抽取的rc准确吗

标签:StarRC软件教程

回复:

对于sub block,只用DEF就好了。

对于std cell, memory,项目早期对精度要求没有那么严格,或者GDS没有的情况下,可以用LEF DEF,在项目后期signoff的时候,需要指定GDS。没有GDS的话提取与真实情况会有一些偏差。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOS管
    +关注

    关注

    108

    文章

    2417

    浏览量

    66826
  • FinFET
    +关注

    关注

    12

    文章

    248

    浏览量

    90225
  • 数字后端
    +关注

    关注

    0

    文章

    11

    浏览量

    3059
  • GAA
    GAA
    +关注

    关注

    2

    文章

    37

    浏览量

    7451

原文标题:数字后端先进工艺知识

文章出处:【微信号:集成威廉希尔官方网站 设计及EDA教程,微信公众号:集成威廉希尔官方网站 设计及EDA教程】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    数字IC后端(CAD)

    数字后端工程师(CAD)工作经验, 微电子, 专业QQ:2361362181 邮箱:carry.wang@yaxunhr.com 工作地点:珠海。职位描述:岗位职责:从事各项目的自动布局布线和完善
    发表于 04-08 17:23

    数字IC后端设计介绍,写给哪些想转IC后端的人!

    后端设计流程、版图布局布线、版图编辑、版图物理验证、联络代工厂并提交生产数据。  数字后端设计流程如下图:   数字IC设计后端流程如上图所示,主要是以下步骤:  1.逻辑综合是将RT
    发表于 12-29 11:53

    数字后端设计工程师主要干什么?

    数字后端,顾名思义,它处于数字IC设计流程的后端,属于数字IC设计类岗位的一种。在IC设计中,数字后端所占的人数比重一直是最多的,而且随着芯
    发表于 01-13 06:31

    求大佬分享数字后端的教材或教程

    求大佬分享数字后端的教材或教程
    发表于 06-21 06:47

    招聘数字后端工程师

    招聘数字后端工程师,北京、天津、西安、苏州、成都、无锡
    发表于 10-26 15:11

    数字后端设计流程

    数字后端流程 1. 数据准备。对于 CDN 的 Silicon Ensemble而言后端设计所需的数据主要有是Foundry厂提供的标准单元、宏单元和I/O Pad的库文件,它包括物理库、时序库及网表库,分别以.lef、
    发表于 10-28 10:31 40次下载

    数字后端关于Litho Grid基本概念介绍详解

    数字后端基本概念介绍——Litho Grid,今天要介绍的数字后端基本概念是Litho Grid,中文名,光刻格点。又被称为制造单元格点,这是最基本的网格单元,任何元件都要对Litho Grid上,不然就无法被制造啦^_^,它定义在design的technology LE
    的头像 发表于 12-14 17:05 4960次阅读

    数字后端基本概念介绍——Placement Blockage的9中人为约束

    今天要介绍的数字后端基本概念是Placement Blockage. Placement blockage是大家在floorplan时经常用的一种人为约束。可以有效控制区域的density。从而避免
    的头像 发表于 01-02 09:52 1w次阅读

    介绍数字后端概念--Shape Blockage

    今天我们主要介绍的数字后端概念是Shape Blockage(形状阻碍物)。主要是用于在Design Planning时,阻碍工具在shape blocks时,在该处放置block。平时较少使用,如下图所示,工具不会在红字区域摆放block.
    的头像 发表于 01-29 10:27 6760次阅读

    数字后端基本概念介绍

    今天要介绍的数字后端基本概念是boundary cell,也被称为endcap Cell。Endcap是一种特殊的标准单元。在后端物理设计中,除了与,非,或等一些常见的标准单元外,还有一些特殊的物理单元(physical cell),它们通常没有逻辑威廉希尔官方网站 ,
    的头像 发表于 03-16 11:10 2.3w次阅读
    <b class='flag-5'>数字后端</b>基本概念介绍

    浅谈数字后端工程师的工作

    数字后端,顾名思义,它处于数字IC设计流程的后端,属于数字IC设计类岗位的一种。 在IC设计中,数字后端所占的人数比重一直是最多的,而且随着
    的头像 发表于 02-26 16:06 1.4w次阅读

    数字后端——电源规划

    数字IC后端设计电源规划的学习
    发表于 01-05 14:54 15次下载
    <b class='flag-5'>数字后端</b>——电源规划

    数字后端基本概念介绍—FinFET Grid

    今天要介绍的数字后端基本概念是FinFET Grid,它也是一种设计格点。介绍该格点前,我们首先来了解一下什么是FinFET技术。
    发表于 07-12 17:31 1283次阅读
    <b class='flag-5'>数字后端</b>基本概念介绍—FinFET Grid

    基于超表面天线阵列的射频前端与数字后端联合抗干扰方案

    本文提出一种基于超表面天线阵列的射频前端与数字后端联合抗干扰方案,利用超表面天线快速可重构能力,对同一信号切换不同方向图接收,令单通道等效为多通道,提高阵列自由度。
    发表于 02-20 11:01 557次阅读
    基于超表面天线阵列的射频前端与<b class='flag-5'>数字后端</b>联合抗干扰方案

    模拟前端和数字后端哪个好 模拟前端和数字后端的区别

    模拟前端和数字后端都是电子系统设计中的重要环节,它们各自扮演着不可或缺的角色,难以简单地进行优劣比较。
    的头像 发表于 03-16 15:09 996次阅读