Xilinx UltraScale+ 器件集成 MIPI D-PHY

电子说

1.3w人已加入

描述

 

  无论您正在设计的处理系统是用于汽车、物联网,还是用于 VR/AR 应用,符合 MIPI 标准的传感器及显示器均是实现可扩展性、高抗噪性及高抖动容限的必要条件。此外,他们的高速度和低功耗模式也是获得最佳功耗性能平衡的关键。然而,使用外部桥接器芯片或 PHY 会增加材料清单成本(BOM),甚至会在某些应用中引起合规性问题。为此,可借助集成 1.5Gb/s MIPI 标准 I/O 的 Zynq UltraScale+ MPSoC 和 Kintex UltraScale+ FPGA 等符合 MIPI 标准的处理平台移除外部 MIPI 桥接器。

 

Xilinx UltraScale+ 器件提供:

  • 高达 1.5Gb/s 的 MIPI D-PHY 本地操作

  • 支持多达 4 个 ARM Cortex®-A53 处理器的可扩展处理能力

  • 业界最佳单位功耗性能比的 16nm 可编程逻辑

 

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分