0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

简谈PCIe的软件配置方式

FPGA学习交流 2018-07-27 19:16 次阅读

大家好,又到了每日学习的时间了,今天我们来聊一聊PCIe的软件配置方式。

关于PCIe的软件配置和初始化

PCIe设计出来考虑了和pci兼容问题。所以PCIe的软件配置方式可以沿用PCI的配置方式。当然,由于特殊性,也有自身独特的配置方式。所以PCIe模块的访问方式有如下两种:
1、 PCI 兼容的配置方式。
2、 PCI Express enhanced 配置机制。

PCI兼容方式是在PCI章节已经提过,PCIe与其完全兼容。这里主要描述PCIE高级配置机制。

PCIe的配置空间

PCIe的配置空间是兼容PCI的,但是在PCI的基础上增加了不少register。从256增加到4Kbytes的大小。如下图所示,PCIe的配置空间。

134606xdnsfah77dfs5f6l.png



其中,PCIe的配置空可以分成PCI兼容部分和扩展部分。PCI兼容部分在前面256byte区域,完全可以使用PCI配置机制来访问。而扩展部分的register,使用PCI配置方式无法实现,则可以通过PCIe 高级配置方式完成。

PCIe高级配置机制

PCIe enhanced configuration mechanism的主要原理是将pcie的所有4K bytes 映射到memory地址上,这样,通过访问memory的方式即可读写PCIE的配置空间。当然,通过此方式读memory时候,最好考虑到4字节对齐的问题,否则有可能出错。

在正常的访问过程中,可以访问这一部分的memory来配置pcie,而这部分memory在哪里呢?芯片组中会定义一个base address,而base address开始的256MB的空间内则是总线上所有PCIe设备的配置空间对应的register。

134606orlmsr5trsrxzrsq.png


上图是PCIE总线高级配置结构图,很明显可以看出是PCIE配置空间映射的memory空间为[XbaseAddress +0 àXbaseAddress +FFFFFFFh]。那么实际的地址线如何对应呢?如下图所示:

134607rx76keoxqbji84xu.png


在程序中的表达和操作是这样的:

1、计算出PCIe设备配置空间中寄存器的地址:Register address = PCIe_Base + (BusNO * 1MB) + (DeviceNO * 32KB) + (FuncNO* 4KB) + (Reg).

2、使用memory 读写周期完成register的读写。

PCIE配置空间register

详细的register解读,请阅读PCIe spec或者参考一份X86架构的芯片组datasheet。

今天就聊到这里,各位,加油。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
收藏 人收藏

    评论

    相关推荐

    如何选择适合的PCIe配置

    选择适合的PCIe(Peripheral Component Interconnect Express)配置需要考虑多个因素,包括数据传输需求、设备兼容性、系统性能要求以及预算等。以下是一些建议
    的头像 发表于 11-26 16:10 389次阅读

    PCIe热插拔机制介绍

    前言本文主要讲述PCIe热插拔机制,通过图形方式方便读者快速掌握。 一、概述 如果在PCIe设备不支持热插拔的条件下,在不断电的情况下插拔一块PCIe SSD时,很可能会对主板或
    的头像 发表于 11-20 09:07 517次阅读
    <b class='flag-5'>PCIe</b>热插拔机制介绍

    pcie 4.0与pcie 5.0的区别

    per second),这意味着在x16配置下,PCIe 4.0的理论最大带宽为64 GB/s。而PCIe 5.0则进一步提升,每通道速率达到了32 GT/s,x16配置下的理论最大
    的头像 发表于 11-13 10:35 3551次阅读

    pcie带宽对计算性能的影响

    在现代计算机系统中,PCI Express(PCIe)接口已经成为连接各种高速设备的标准。从显卡到固态硬盘,再到网络接口卡,PCIe提供了一种高速的数据传输方式。然而,PCIe的带宽并
    的头像 发表于 11-13 10:33 546次阅读

    PCIe 4.0与PCIe 3.0的性能对比

    随着科技的快速发展,计算机硬件也在不断地更新换代。PCI Express(PCIe)作为一种高速串行计算机扩展总线标准,广泛应用于计算机硬件连接,如显卡、固态硬盘等。 1. 带宽对比 PCIe
    的头像 发表于 11-06 09:22 3245次阅读

    PCIe插槽竟然能玩出花样?多个最新PCIe扩展硬盘方式!#PCIe扩展 #PCIe #硬盘盒

    硬盘PCIe
    ICY DOCK硬盘盒
    发布于 :2024年07月11日 17:21:28

    FPGA的PCIE接口应用需要注意哪些问题

    决定了其逻辑单元、内存块和输入/输出端口的数量。这些资源的限制会影响PCIe配置,如通道数量和速度等级。 不同FPGA的内部架构差异可能导致性能不同。例如,数据传输路径的宽度、时钟频率以及串行收发器
    发表于 05-27 16:17

    示波器的极模式和全功能模式

    设置怕自己设置错了。另一些客户很熟悉示波器软件的所有功能,但是他使用的场景可能比较简单,只需要简单的功能即可,不希望显示过多的其他功能。所以我们增加了一个选项,客户可以使用极模式,如下图所示
    发表于 05-16 11:29

    Xilinx Zynq-7000嵌入式系统设计与实现

    今天给大侠带来Xilinx Zynq-7000嵌入式系统设计与实现,话不多说,上货。 Xilinx的ZYNQ系列FPGA是二种看上去对立面的思想的融合,ARM处理器的串行执行+FPGA
    发表于 05-08 16:23

    高性能NVMe主机控制器,Xilinx FPGA PCIe 3

    ,从而可实现更高存储性能和存储容量。无需CPU,NVMe Host Controller IP自动执行对PCIe SSD的PCIe设备枚举和配置、NVMe控制器识别和初始化、NVMe队列设置和初始化
    发表于 04-20 14:41

    Xilinx Zynq-7000嵌入式系统设计与实现

    今天给大侠带来Xilinx Zynq-7000嵌入式系统设计与实现,话不多说,上货。 Xilinx的ZYNQ系列FPGA是二种看上去对立面的思想的融合,ARM处理器的串行执行+FPGA
    发表于 04-10 16:00

    8路SDI/HDMI/MIPI/PCIe-DMA音视频采集,V4L2驱动应用介绍

    、个数、大小)软件配置11.8个视频显示队列参数(队列元素的地址、个数、大小)软件配置12.支持超带宽视频采集和超带宽视频显示13.支持MSI中断,16个DMA中断和16个User
    发表于 03-13 13:59

    看看PCIe设备之间的通信方式

    PCIe是以包(Packet)为单位传输数据的。和计算机网络类似,其协议也是分层的。
    的头像 发表于 03-01 14:18 6258次阅读
    看看<b class='flag-5'>PCIe</b>设备之间的通信<b class='flag-5'>方式</b>

    PCIe可以添加哪些定位手段?PCIe需要的debug设计

    如图所示,PCIe IP作为endpoint与RC对接,用户实现了应用逻辑,与PCIe IP进行交互,交互信号中data格式为TLP报文格式,且交互信号包含相应的控制信号,例如PCIe配置
    的头像 发表于 02-26 18:19 1371次阅读

    FPGA的片内资源

    FPGA的片内资源
    发表于 01-08 22:12