0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于SEP3203处理器和SSDl770芯片实现外接伪彩显示接口的设计

电子设计 来源:单片机与嵌入式系统应用 作者:王莉,钟锐 2020-07-16 08:09 次阅读

SSDl770是晶门科技公司于2005年推出的一款用于点阵显示系统的单片CMOS彩色STN LCD驱动控制器。目前,SSDl770已经应用于传统的工控机领域8080系列微控制器的连接,而在32位嵌入式系统领域内的应用还很少。本文主要研究LCD控制器SSDl770与ARM7TDMI内核的嵌入式微处理器SEP3203之间的系统连接及底层、上层软件开发,并最终在产品中得到应用。

1、系统介绍

1.1 系统构成

系统主要由SEP3203处理器和伪彩点阵型图形LCD控制器SSDl770组成。系统接口示意图如图1所示。

基于SEP3203处理器和SSDl770芯片实现外接伪彩显示接口的设计

1.2 SEP3203概述

SEP3203是由东南大学国家专用集成威廉希尔官方网站 ASIC)与系统工程技术研究中心设计的一款基于ARM7TDMI内核的16/32位RISC微控制器,面向低成本手持设备和其他通用嵌入式设备。它集成了支持黑白、灰度、彩色的LCD控制器。SEP3203中的彩色LCD控制器主要用于TFT真彩显示,不能直接控制CSTN(伪彩)显示,须通过外接伪彩控制器来实现伪彩显示。

SEP3203处理器内嵌20 KB零等待的静态存储器SRAM,提供SDRAM控制器;可扩展支持各种SRAM接口的设备;提供可自由控制的GPIO口,同时具有多种控制器接口。

1.3 SSDl770概述

SSDl770是一个单片高度集成的伪彩点阵型LCD控制驱动器件。它内含3128l4位的图形数据显存GDDRAM和477kHz的振荡威廉希尔官方网站 ,集成偏压威廉希尔官方网站 和DC-DC威廉希尔官方网站 ;具有8位PPI接口(可直接连接80/68xx MCU)、3/4线SPI串行接口和36条控制/传输指令。外加几个电容器件,SSDl770就可控制驱动104RGB8l点彩色STN型LCD,4096种颜色。

1.4 电压匹配

SSDl770 CMOS电源供电压为1.8~3.6V,而SEP3203输入/输出电压最小为2.7V,最大为3.6V,前者的输出可以直接作为后者的输入,无须进行电平转换。

2、 硬件设计

SEP3203的接口协议如图2所示。

SSDl770同时有4种信号接口协议:①8位8080系列MPU接口协议;②8位6800系列MPU接口协议;③三线串行外设接口协议;④四线串行外设接口协议。不同的接口协议可通过FS0、PSI引脚的设置来实现,如表l所列。

由于本设计中传输距离不需要过长,且考虑到速度问题,所以选择并行接口协议。SSDl770支持2种并口模式:一种是6800系列MPU接口协议,如图3所示;另一种是8080系列MPU接口协议,如图4所示。

将SEP3203接口协议与这两种MPU接口协议相比,可知SEP3203的接口协议属于8080系列MPU接口协议。因此,采用8080接口实现SSDl770与SEP3203的连接。

SEP3203所用的接口引脚是外部存储接口模块(Ex―ternal Metmory Interface,简称EMI)中的8位数据总线、输出使能、写使能、地址总线、NAND Flash准备就绪/忙和控制时钟中低电平有效的Reset。EMI的功能即提供对外部存储器的读/写接口。

SEP3203的主要引脚定义如下。

◆nOE:读使能信号,表示当前周期执行读操作。

◆nWE:写使能信号,表示当前周期执行写操作。

◆LCD_nCSF:片选信号。

◆DATA:外部数据总线。

ADDR:外部地址总线。

SSDl770的主要引脚定义如下。

◆D0~D7:并行接口方式,双向数据总线。

◆RES:复位信号输入,低电平有效。

◆D/C:数据或命令选择引脚。若为1,则数据总线上的信息当作显示数据;若为0,则数据总线上的信息发送到命令寄存器

◆CS:片选信号输入,低电平有效。

◆RD:与8080 CPU接口时,为写信号输入,低电平有效。

◆WR:与8080 CPU接,用于写信号(低电平有效)。

与8080系列CPU并行接口,由8位双向数据脚DO~D7、RD、WR、D/C、CS组成。根据8080 CPU接口协议,SSDl770的DO~D7、RD、WR、RES、D/C、CS引脚分别与SEP3203的PORTB、nOE、nWE、LCD_RESET、ADDR2、LCD_nCSF引脚相连,如图5所示。

CS信号直接由SEP3203的LCD_nCSF控制。如果CS是低电平且RD为低,则RD输入作为读数据锁存信号;无论是从GDRRAM读显示数据还是从状态寄存器读状态都需要D/C脚的控制。如果CS是低电平且WR为低,则WR输入作为写数据锁存信号;无论是写显示数据到GDDRAM还是将命令写入命令寄存器都需要D/C脚的控制。第一有效数据读之前,需要一次虚拟读。为了不产生错误操作,在SSDl770与SEP3203控制信号之间使用CMOS芯片。由图5可知,控制信号D/C、CS、WR、RD都是单向的,所以使用l片单向的CMOS八位锁存74LS373控制;而D0~D7是双向的,因此采用1片双向的74LS245缓冲,具体威廉希尔官方网站 连接如图5所示。

3、 软件设计

3.1 软件系统

LCD的软件驱动程序是在嵌入式操作系统Asix OS上运行的。Asix OS系统是由国家ASIC系统工程技术研究中心开发的一种嵌入式操作系统,具有设计简洁、模块化、易移植、功耗低等特点。它是基于uITRON3.O的T-Kernel,由设备驱动、内核、文件系统、图形用户接口以及系统级服务5个模块组成。结合LCD的具体运用,设计的Asix OS框架如图6所示。

3.2 LCD初始化

在Asix OS系统之上,LCD的驱动程序通过SSDl770的初始化流程、命令参数列表以及其他资料来编写。SSDl770的访问有2种:一种是根据写入不同的命令来实现对SSD1770的控制而使用控制寄存器;另一种则是通过调用GDDRAM内的地址来读/写显示内容。

首先计算SSDl770的各端口地址。SEP3203的片选信号LCD_nCSF所对应的基址为0x34000000,所以设定SSDl770的访问地址为0x34000010,RAM的访问地址为0x34000018。软件设计的流程图如图7所示。

初始化程序如下:

4 、结论

本设计不仅是对晶门科技公司新推出的单片CMOS彩色STN-LCD驱动控制器在嵌入式系统中应用的扩展,而且满足了东南大学ASIC中心设计的嵌入式处理器SEP3203外接伪彩显示的需求。既实现了在具有友好界面的工控系统中的应用,又可以在更多想要具有友好界面的系统中得到推广。

责任编辑:gt


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19286

    浏览量

    229823
  • 控制器
    +关注

    关注

    112

    文章

    16361

    浏览量

    178038
  • lcd
    lcd
    +关注

    关注

    34

    文章

    4426

    浏览量

    167486
收藏 人收藏

    评论

    相关推荐

    SEP3203处理器的FPGA数据通信接口设计

    out_FPGA_rd信号来采集FIFO输出的数据。 4 SEP3203与FPGA的数据通信接口设计数据经FPGA做算法处理后,由SEP3203处理
    发表于 12-05 10:13

    显示控制S6B0724的接口技术

    都比其小(65×132,132×176)。需要用2片S6B0724控制该液晶屏,同时要求只使用1个片选信号来实现对2片S6B0724的控制;1.2 系统构成 系统主要由SEP3203处理器、电平转换
    发表于 12-05 10:36

    SEP3203伪彩LCD驱动SSD1770的接口设计

    SEP3203中的彩色LCD控制主要用于TFT真彩显示,不能直接控制CSTN(伪彩显示,须通过外接
    发表于 12-11 11:04

    SEP3203处理器实现FPGA数据通信接口设计

    FPGA处理数据的时间,所以整个系统实现了流水线操作。1 系统的总体设计系统硬件主要由信号采集模块、FIFO、FPGA和SEP3203处理器组成。信号采集模块主要包括信号接收
    发表于 04-26 07:00

    Sitara AM62处理器的资料分享

    分析。AM62处理器还支持双屏全高清显示和多种操作系统,包括主线Linux®和 Android 操作系统。此外,AM62处理器可提供有线和无线连接接口。将系统功耗降低高达50%与同类器
    发表于 11-03 06:11

    基于ARM的PC/104处理器模块设计

    提出了一种低成本的PC/104处理器模块的设计。该模块硬件上以ARM处理器为核心实现了PC/104处理模块的基本结构、总线接口,软件上构建了
    发表于 08-25 10:36 20次下载

    SEP3203处理器与FPGA数据通信接口设计

    SEP3203 是东南大学自主研发的基于ARM7TDMI 的一款微处理器。系统在该处理器的控制下通过FPGA 实现对信号的A/D 采样和采样后的数据存储。采样数据经过FPGA的算法
    发表于 11-26 15:24 19次下载

    显示控制S680724的接口解决方案

    设计点阵液晶屏显示控制S680724与嵌入式处理器SEP3203接口威廉希尔官方网站 ,解决3V电压总线与5 V电压器件的双向传输问题。介绍使用一个片
    发表于 11-28 11:51 12次下载

    SEP3203F50移动终端应用处理器用户手册

    SEP3203F50移动终端应用处理器用户手册 东芯 IV SEP3203F50(简称SEP3203)移动终端应用处理器是由江苏东大集成电
    发表于 02-09 15:04 23次下载

    基于ARM7TDMI内核SEP3203处理器的语音信号的软件

      。本文基于东南大学国家专用集成威廉希尔官方网站 系统工程技术研究中心自主研发的ARM7TDMI内核的32位嵌入式SoC——SEP3203处理器,采用G.721标准ADPCM算法,实现了语音信号
    发表于 08-30 11:03 1325次阅读
    基于ARM7TDMI内核<b class='flag-5'>SEP3203</b><b class='flag-5'>处理器</b>的语音信号的软件

    基于SEP3203拉力试验机嵌入式测控系统设计

    本文提出一种基于SEP3203处理器和实时操作系统μC/OS-Ⅱ的高精度万能材料试验机测控系统的实现
    发表于 09-05 10:03 1403次阅读
    基于<b class='flag-5'>SEP3203</b>拉力试验机嵌入式测控系统设计

    基于SEP3203处理器的LCD转VGA接口设计

    面向移动终端应用的丰富外设、低功耗管理和低成本的外存配置,整个芯片可以运行在75MHZ。 SEP3203处理器虽然在内部集成了LCD控制,但在一些应用中需要
    发表于 02-26 10:33 11次下载

    伪彩LCD驱动SSD1770的接口设计

    及底层、上层软件开发,并最终在产品中得到应用。 1 系统介绍 1.1 系统构成 系统主要由SEP3203处理器伪彩点阵型图形LCD控制
    发表于 02-05 22:15 429次阅读

    基于SEP3203和FPGA实现无纸记录仪测频系统的设计

    、可靠性差的缺点,故而使测量仪表达不到工业现场的要求。鉴于此,本文设计了一种基于嵌入式微处理器SEP3203和FPGA的测频系统。将嵌入式微处理器灵活的控制功能与FPGA的设计灵活、高速和高可靠性的特点有机结合,从而达到工业现场
    的头像 发表于 12-08 10:05 2140次阅读
    基于<b class='flag-5'>SEP3203</b>和FPGA<b class='flag-5'>实现</b>无纸记录仪测频系统的设计

    基于和SEP3203处理器和驱动控制SSD1770的应用接口设计

    嵌入式系统领域内的应用还很少。本文主要研究LCD控制SSD1770与ARM7TDMI内核的嵌入式微处理器SEP3203之间的系统连接及底层、上层软件开发,并最终在产品中得到应用。
    的头像 发表于 03-16 16:36 2409次阅读
    基于和<b class='flag-5'>SEP3203</b><b class='flag-5'>处理器</b>和驱动控制<b class='flag-5'>器</b>SSD1770的应用<b class='flag-5'>接口</b>设计