0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Western Digital发表基于RISC-V架构开发的三项开源技术

西西 来源:digitimes 作者:电子发烧友网 2018-12-23 10:04 次阅读

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大会上发表了三项创新的开源技术,专为支持Western Digital内部RISC-V架构开发专案,以及日益成长的RISC-V架构生态系统所设计的。

Western Digital技术长Martin Fink宣布为推动网络储存快取连贯性(cache coherent)与RISC-V架构指令集模拟器(Instruction Set Simulator)对应的开源标准,将计画性开放新的RISC-V核心原始码。这些创新技术将有助于加速业界发展新的专用化开源运算架构,以因应大数据(Big Data)与快数据(Fast Data)的环境。近来Western Digital积极协助推广RISC-V架构生态系统,稳健地朝向将10亿个核心处理器移转至RISC-V架构的预定目标前进。

Western Digital的RISC-V SweRV Core。

Western Digital技术长Martin Fink指出,随著大数据和快数据应用不断增加,若要从现今各式以数据为中心的应用程序中发掘出数据的真正价值,专用化技术则是不可或缺的关键。Western Digital的SweRV Core与全新透过网络构造的快取连贯性技术,展现了让数据更贴近运算处理的强大可行性。这些规划性对开源社群的发展贡献以及RISC-V架构的持续投入,可加速合作创新与数据导向的发展并带来令人惊艳的潜力。

Western Digital计画将开放其采用双向超纯量(superscalar)设计的全新RISC-V SweRV Core原始码。Western Digital的RISC-V SweRV Core是一个32位元、9阶管线的核心,可同时加载并执行多个指令以缩短程序执行时间。它是一个精简、循序执行的核心,执行速度4.9 CoreMarks/Mhz,其低功耗的设计可在28mm CMOS制程技术下提供高达1.8Ghz的时脉。Western Digital计画将SweRV Core纳入内部各种嵌入式设计中。将该核心原始码对开源社群开放,预期将可带动新的以数据为中心的应用发展。

Western Digital的OmniXtend则是一个新的开源技术,可透过网络结构实现快取连贯性储存。这套存储器导向的系统架构所提供的开源接口标准可让多个处理器、机器学习加速器、绘图处理器(GPU)、FPGA及其它元件存取与分享数据。这是一个能够有效率的让持续存储器附属到处理器的开源解决方案,并有潜力发展成可支持未来运算、储存、存储器与I/O元件连接的进阶构造。

此外,Western Digital亦推出一套开源SweRV指令集模拟器(SweRV ISS),为使用RISC-V核心的开发人员提供了完整的测试平台。Western Digital利用SweRV ISS执行超过100亿个指令来严格模拟与验证SweRV Core,也期望SweRV Core和SweRV ISS将有助于业界加速采用开源指令集架构。

IDC技术与半导体部门计画副总裁Mario Morales表示,速度、数据量与强力运算对于边缘和终端运算来说,已不再是绝对成功的方程序。随著越来越多数据朝终端移动以进行实时运算和推论,采用可弹性组态的架构将更能满足繁重且经常变动的应用工作负载,尤其是人工智能物联网相关应用。能源效率、可组态性以及低功耗,将成为边缘与终端运算架构的关键要素。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19286

    浏览量

    229806
  • RISC-V
    +关注

    关注

    45

    文章

    2277

    浏览量

    46157
收藏 人收藏

    评论

    相关推荐

    RISC-V架构及MRS开发环境回顾

    ,华为海思转向了开源指令集架构RISC-V,针对鸿蒙操作系统的开发者发布了首款RISC-V开发
    发表于 12-16 23:08

    RISC-V 与 ARM 架构的区别 RISC-V与机器学习的关系

    在现代计算机架构中,RISC-V和ARM是两种流行的处理器架构。它们各自具有独特的特点和优势,适用于不同的应用场景。 1. RISC-V架构
    的头像 发表于 12-11 17:50 831次阅读

    关于RISC-V学习路线图推荐

    )、密码指令集(C)等。 RISC-V架构特性 : 掌握RISC-V的精简、模块化、可扩展性和可裁剪性等特性。 RISC-V
    发表于 11-30 15:21

    RISC-V能否复制Linux 的成功?》

    规范的基金会,他说:“人们总是误以为RISC-V International是开发内核的,实际上它并不是,而是专注于开发一系列定义指令集架构的规范。这些规范适于各种用途:商业、
    发表于 11-26 20:20

    RISC-V,即将进入应用的爆发期

    RISC-V是一种开放标准指令集架构 (ISA),最初由加州大学伯克利分校的研究人员于2010年开发。业界称,这种开源特性为芯片设计者提供了极大的灵活性,可以根据具体需求定制AI加速器
    发表于 10-31 16:06

    risc-v与esp32架构对比分析

    开源的,没有专利限制,任何人都可以自由地使用、修改和分发。这使得RISC-V开源处理器设计和实现领域具有重要地位。 可扩展性 :RISC-V架构
    发表于 09-26 08:40

    risc-v的发展历史

    了基于RISC-V指令集的服务器处理器,安谋科技也推出了RISC-V MCU等产品。 学术界与开源社区:RISC-V架构在学术界和
    发表于 07-29 17:20

    rIsc-v的缺的是什么?

    态系统还不够丰富。这可能导致软件和工具的可用性受限,特别是在一些特定的应用领域或开发环境中。开发者可能需要投入更多的时间和精力来寻找或开发适合RISC-V
    发表于 07-29 17:18

    为什么要有RISC-V

    在于它是一个开源的指令集架构。与几乎所有的旧架构不同,它的未来不受任何单一公司的浮沉或一时兴起的决定的影响(这一点让许多过去的指令集架构都遭了殃)。它属于一个开放的,非营利性质的基金会
    发表于 07-27 15:05

    浅析RISC-V领先ARM的优势

    和成本要求。 ARM虽然也具有一定的可定制性,但受限于其指令集架构的复杂性和历史包袱,其定制化的灵活性和自由度相对较低。 生态系统的快速发展: 随着RISC-V开源特性得到越来越多开发
    发表于 06-27 08:45

    RISC-V的MCU与ARM对比

    。 生态系统与市场 RISC-VRISC-V具有一个活跃的开源社区,吸引了全球开发者参与其生态系统的建设。这有助于推动RISC-V
    发表于 05-27 15:58

    RISC-V有哪些优点和缺点

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点: 开源与开
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点 : 开源
    发表于 04-28 08:51

    解锁RISC-V技术力量丨曹英杰:RISC-V与大模型探索

    助力RISC-V开发等话题,多位业内嘉宾发表了主旨演讲。会上,时擎科技高级技术总监曹英杰以“RISC-V与大模型探索”为题,将大模型作为切入
    的头像 发表于 04-16 08:16 711次阅读
    解锁<b class='flag-5'>RISC-V</b><b class='flag-5'>技术</b>力量丨曹英杰:<b class='flag-5'>RISC-V</b>与大模型探索

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章)

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章) 申请这本书的时候就看到了书评中有几点吸引我,让我希望拜读一下: 本书的作者是
    发表于 01-24 19:06