集成数值比较器

电子常识

2647人已加入

描述

集成数值比较器

1.集成数值比较器74LS85得功能

  集成数值比较器74LS85是4位数值比较器,其功能如下:

比较器

  从功能表可以看出,该比较器的比较原理和两位比较器的比较原理相同。两个4位数的比较是从A的最高位A3和B的最高位B3进行比较,如果它们不相等,则该位的比较结果可以作为两数的比较结果。若最高位A3=B3,则再比较次高位A2和B2,余类推。显然,如果两数
相等,那么,比较步骤必须进行到最低位才能得到结果。

比较器

  真值表中的输入变量包括A3与B3、A2与B2、A1与B1、A0与B0和A与B的比较结果。其中A和B是另外两个低位数,IA>B、IA和IA=B是它们的比较结果。设置低位数比较结果输入端是为了能与其他数值比较器连接,以便组成位数更多的数值比较器。根据1位数值比较器逻辑表达式可知:

比较器

  再根据74LS85的功能表可得:

比较器

  上式与逻辑图一致。由上式可以看出,仅对4位数进行比较时,应对IA>B、IA和IA=B进行适当处理,即IA>B=IA=0,IA=B=1。

2.数值比较器的位数扩展

  现在来讨论一下数值比较器的位数扩展问题。数值比较器的扩展方式有串联和并联两种。
  下图表示两个4位数值比较器串联而成为一个8位数值比较器。

比较器

  我们知道,对于两个8位数,若高4位相同,它们的大小则由低4位的比较结果确定。因此,低4位的比较结果应作为高4位的条件
,即低4位比较器的输出端应分别与高4位比较器的IA>B、IA、IA=B端连接。
  当位数较多且要满足一定的速度要求时,可以采取并联方式。
  下图表示16位并联数值比较器的原理图。

比较器

  由图可以看出,这里采用两级比较方法,将16位按高低位次序分成4组,每组4位,各组的比较是并行进行的。将每组的比较结果再经4位比较器进行比较后得出结果。显然,从数据输入到稳定输出只需两倍的4位比较器延迟时间,若用串联方式,则16位的数值比较器从输入到稳定输出需要4倍的4位比较器的延迟时间。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分