FPGA/ASIC技术
图 4 电源系统比较
Part1:电源系统
相比于Zynq-7000,这个电源系统要复杂一些,咱抛开低功耗版本(-L)的不谈,就谈正常情况,PS端也把电源域分成了普通电源域和低功耗电源域,然后PS端的GTR也是单独供电的,还有还有,这个GTR的电压竟然和PL端的GTH完全不同。图4是Zynq-7000和Zynq UltraScale MPSoC电源系统的比较。
典型的是,内核电压由1.0V降至0.85V,PS端多了专门的GTR电压。更低的核电压,更多的核消耗和更高的时钟频率意味着更大的电流,预估PL和PS的内核光静态电流就在3A左右。同时新的Zynq UltraScale+ MPSoC PS端有两个电源域,分别是全功耗电源域和低功耗电源域。二者的PL和PS间都是独立的。
关于上电顺序,Zynq-7000的要求是:
a) PS : 先同时上VCCPINT、VCCPAUX和VCCPLL,再上VCCO(MIO、DDR),但VCCO上电延时相对于VCCPAUX有一个必须遵守的最大延迟时间。
b) PL : 先后依次是VCCINT、 VCCBRAM、 VCCAUX和 VCCO,VCCO上电延时相对于VCCAUX有一个必须遵守的最大延迟时间。
但是Zynq UltraScale+ MPSoC有不同的要求:
a) 在PS系统里,必须保证低功耗电源域先上电,待上电完成后再给全功耗系统上电。
b) 在低功耗电源域内的上电顺序是:VCCPINTLP先上电,然后VCCPAUX、VCCPADC、 和VCCPLL没有特别要求,最后给VCCOPIO上电。
c) 在全功耗电源域内先给VCCPINTFP(VCCPINTFP_DDR)上电,然后VMGTRAVCC、 VCCPLL和 VCCDDRPLL以任何顺序上电,最后是给MGTRAVTT和VCCODDR上电。
d) PL 上电完全独立,依次是VCCINT、VCCINT_IO/VCCBRAM、 VCCAUX/VCCAUX_IO和 VCCO。
哦,提一句,电源比较图在页面主图显示看不清的可以直接下载附件,那个是高清无码~~熊猫君初来乍到,那些什么html脚本还不大会用啦~~~
全部0条评论
快来发表一下你的评论吧 !