Synopsys推出其HAPS-600高容量FPGA的原型验证方案

PLD技术

1人已加入

描述

Synopsys宣布其HAPS-600基于高容量FPGA的原型验证解决方案进入市场

HAPS-600系列以高达8100万ASIC门的容量为各种基于FPGA的更大型的原型验证项目提供高灵活性和可扩展性

加利福尼亚州山景城,2011年3月18日—全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布推出HAPS®-600 系列,这是其HAPS系列基于现场可编程门阵列(FPGA)原型验证系统中容量最高的一款产品。HAPS-600系列将基于FPGA的原型验证系统容量扩展到高达相当于8100万ASIC门,从而确保了各种更大SoC项目的早期软件开发。与HAPS-60系列产品相似,HAPS-600系列基于Xilinx 的Virtex®-6 LX760 FPGA器件,可提供高达200MHz的性能。
HAPS系列提供了一种集成化和可扩展的硬件加软件解决方案,硬件和软件设计团队可通过这种解决方案进行软件开发和验证SoC硬件,从而确保在流片之前进行硬件/软件集成。通过HAPS-600系列的高度自动化软件流程,设计师们能够缩短初始周转时间和减少随后的重复工作。该软件流程采用Synopsys获得专利的可编程开关布线技术,涵盖了从ASIC RTL编码到基于FPGA原型验证的各个过程。
 “Lantiq长期使用Synopsys基于FPGA的原型验证解决方案。我们现在采用HAPS-600系列,因为它提供了更高的容量、高性能和灵活的系统板布局。硬件和软件组件的全面集成,以及Synopsys卓越的客户支持,使我们能够快速地将我们的首个ASIC设计映射到系统上。我们能够在很短的时间内为我们的系统开发团队提供一个可工作的原型。”Lantiq公司中央研发总监Alexander Haggenmiller说:“HAPS-600系统使我们在项目阶段的极早期就能开始软件开发和系统集成。通过这些原型系统,我们将能够更快地完成我们即将推出的复杂的SoC项目。”
与HAPS-60系列一样,HAPS-600系列还包括本地集成的通用多源总线(UMRBus),其协同仿真功能可使用户简化系统生成。采用SCE-MI 2.0基于事务的验证方法,UMRBus还加速了系统级验证,并可链接到Synopsys虚拟原型解决方案。此外,HAPS-600提供了增强的设计可视性,从而缩短了调试时间,同时还提供了远程原型管理来为分布在全球的团队提升了生产力。设计团队还受益于HAPS-600系列所支持的Synopsys DesignWare® IP, 这可确保设计中使用的同样IP代码也适用于基于FPGA的原型系统中。
 “HAPS-600系列能够提供更大型SoC设计所需要的容量、灵活性、速度和简便易用的开发工具,从而能实现更彻底的系统验证和更早期的软件开发。”Synopsys解决方案事业部营销副总裁John Koeter说:“Lantiq 在为网络和数字家庭市场开发复杂SoC方面的成功,需要经过验证的技术和HAPS所提供的将高性能、高容量硬件和全面软件工具流集于一体的最佳组合。”
供货
HAPS-600系列现在即可供货。Synopsys在于2011年3月1-2日在加利福尼亚州圣何塞市举办的DVCon 2011 大会上展示了HAPS-600系统。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分