Xilinx7系列FPGA包括四个FPGA系列,它们都是为最低功耗而设计的,以使一个通用设计能够跨系列扩展以获得最佳的功率、性能和成本。斯巴达?7系列是7系列产品中密度最低、成本最低的入门级产品。Artix?7系列针对成本敏感、大容量应用的每瓦最高性能和每瓦带宽进行了优化。Kintex?7系列是一种创新的FPGA产品,针对最佳性价比进行了优化。Virtex?7系列针对最高的系统性能和容量进行了优化。本指南作为描述7系列FPGA可配置逻辑块(CLB)的技术参考
通常,逻辑综合在不需要系统设计者干预的情况下分配CLB资源。对于设计者来说,了解某些CLB细节是有利的,包括查找表(lut)的变化能力、进位传播的物理方向、可用触发器的数量和分布以及非常有效的移位寄存器的可用性。本指南详细描述了CLB的这些特性和其他特性。
7系列可配置逻辑块(CLB)提供高级、高性能的FPGA逻辑:
•Real 6输入查找表(LUT)技术
•双LUT5(5输入LUT)选项
•分布式内存和移位寄存器逻辑功能
•算术函数专用高速进位逻辑
•广泛的多路复用器,有效利用
clb是实现时序威廉希尔官方网站
和组合威廉希尔官方网站
的主要逻辑资源。每个CLB元素都连接到一个交换矩阵以访问通用路由矩阵(如图1-1所示)。
7系列FPGA中的LUT可以配置为具有一个输出的6输入LUT,也可以配置为两个5输入LUT,具有单独的输出,但有共同的地址或逻辑输入。每个5输入LUT输出可以选择性地注册在触发器中。四个这样的6输入lut及其8个触发器、多路复用器和算术进位逻辑构成一个片,两个片构成CLB。每片4个触发器(每个LUT一个)可以选择性地配置为锁存器。在这种情况下,该片中剩余的四个触发器必须保持未使用状态。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !