FPGA|CPLD|ASICwilliam hill官网
登录
直播中
赵晨光
6年用户
65经验值
擅长:可编程逻辑
私信
关注
[问答]
用FPGA实现算法的功能,结果最后出来的timing score特别高,结果也是错的,请问有办法优化么?
开启该帖子的消息推送
FPGA
ISE
时序
本帖最后由 beHancock 于 2019-3-28 17:19 编辑
1.算法包括数学运算,双曲函数用读取ROM的方式,除法用了除法器
2.出来的波形在上位机显示,结果因为时序太差出现毛刺,严重影响了信号质量
3.求助,有没有方法可以缓解时序问题?把计算过程换成流水线有帮助么?
上图,为最后的结果
回帖
(1)
李丹
2019-3-28 17:24:02
在算法层面可以继续优化,针对时钟进行设置
在算法层面可以继续优化,针对时钟进行设置
举报
更多回帖
rotate(-90deg);
回复
相关问答
FPGA
ISE
时序
用
pipeline
优化
程序运行
结果
错误
2019-11-05
801
困扰问题:相同的代码在Q6.0和Q9.1中,
出来
的
结果
不一致
2015-03-19
3467
高
维度矩阵怎样
实现
?
2017-06-02
2743
FPGA
能
实现
什么样的
算法
?
2024-05-26
2915
AD7175-2利用
FPGA
控制CS管脚如果置
高
影响读出数据的
结果
吗?
2018-09-27
2458
AD7768
用
fpga
无法将reset拉高,悬空时
也是
低电平的原因?
2023-12-08
305
请问
如何
实现
并
优化
算法
编程?
2021-04-27
1577
FPGA
中
实现
PID
算法
2014-12-03
28521
什么是AES
算法
? 怎样快速
实现
AES
算法
?
2021-04-28
1790
为什么rom核寻址有时候会
出来
错
的
结果
啊,求助
2018-12-08
1693
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
英国威廉希尔公司网站
william hill官网 版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分