FPGA|CPLD|ASICwilliam hill官网
直播中

赵晨光

6年用户 65经验值
擅长:可编程逻辑
私信 关注
[问答]

用FPGA实现算法的功能,结果最后出来的timing score特别高,结果也是错的,请问有办法优化么?

本帖最后由 beHancock 于 2019-3-28 17:19 编辑

1.算法包括数学运算,双曲函数用读取ROM的方式,除法用了除法器
2.出来的波形在上位机显示,结果因为时序太差出现毛刺,严重影响了信号质量
3.求助,有没有方法可以缓解时序问题?把计算过程换成流水线有帮助么?
上图,为最后的结果

  • 图1

回帖(1)

李丹

2019-3-28 17:24:02
在算法层面可以继续优化,针对时钟进行设置
举报

更多回帖

发帖
×
20
完善资料,
赚取积分