赛灵思
直播中

h1654155275.5795

7年用户 213经验值
私信 关注
[问答]

如何在virtex 5 xupv5-lx110t上出现外部时钟信号故障?

嗨,
我正在使用virtex 5 xupv5-lx110t板。
我正试图通过使用外部时钟来采样外部信号。
每次我收到此错误消息:“放置:645 - 时钟IOB时钟组件未放置在最佳时钟IOB站点。时钟IOB组件放置在现场。时钟IO站点可以使用IO和之间的快速路径
如果IOB位于主时钟IOB站点中,则为时钟缓冲区/ GCLK。如果此次设计可接受此次优化条件,则可以使用.ucf文件中的CLOCK_DEDICATED_ROUTE约束将此消息降级为警告并允许您的设计
然而,强烈建议不要使用此覆盖,因为它可能导致非常差的时序结果。建议在设计中纠正此错误情况。此时钟放置规则中使用的所有COMP.PIN列表
如下所示。这些示例可以直接在.ucf文件中使用,以覆盖此时钟规则。“
我不能降级这个时钟规则,我必须得到精确的结果。
我尝试通过实例化DCM和BUFG解决此问题,但没有修复它。
有人有一个很好的解决方案吗?

回帖(10)

胡丹丹

2020-6-16 14:01:32
你如何在内部处理GPS信号?
是否打算使用GPS时钟处理相关数据,而不是交叉到125MHz时钟域?
如果GPS Clock进入具有时钟功能的引脚(而不是全局时钟),则可能需要为GPS时钟实例化BUFR以在同一时钟区域内使用它。
----------“我们必须学会做的事情,我们从实践中学习。”
- 亚里士多德
在原帖中查看解决方案
举报

胡丹丹

2020-6-16 14:07:16
该设备是什么包装?
针脚AN33是针对该封装的时钟引脚吗?
如果不是,那么您需要一个漫长而痛苦的过程才能将此引脚用作时钟。
输入信号GPS实际上是一个时钟吗?
它是否可以通过更高频率的时钟采样并用作数据捕获的启用?
GPS与您尝试捕获的数据之间有什么关系?
----------“我们必须学会做的事情,我们从实践中学习。”
- 亚里士多德
举报

余少华

2020-6-16 14:12:38
首先,谢谢你的回答。
我正在使用FF1136包。
我尝试使用时钟功能的引脚,但我获得了相同的结果。
我没有可以使用的全局时钟引脚。
是的,输入信号是一个时钟信号。我试图用更高频率的时钟对其进行采样,但不能正常工作,它会在随机时刻提供额外的采样。
你有其他建议???
再次感谢
举报

李森

2020-6-16 14:30:32
XC5VLX110T-FF1136的AN33引脚不是时钟引脚(GC或CC),因此您会收到此警告。
您需要将输入移至GC或CC引脚以使用专用时钟路径,如果输入是单端,则必须将其置于差分对的P侧。
如果无法移动引脚位置,则必须设置ERROR消息告诉您要覆盖ERROR的环境变量。
如果您选择这样做,那么时钟和IO之间的数据表时序关系将不再有效。
使用更高速度的时钟对时钟输入进行采样毫无意义。
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
举报

更多回帖

发帖
×
20
完善资料,
赚取积分